使用半大马士革工艺流程研究后段器件集成的工艺

发布时间:2023-10-23  

SEMulator3D®虚拟制造平台可以展示下一代半大马士革工艺流程,并使用新掩膜版研究后段器件集成的工艺假设和挑战


作者:半导体工艺与整合 (SPI) 资深工程师 Assawer Soussou 博士


介绍


随着技术推进到1.5nm及更先进节点,后段器件集成将会遇到新的难题,比如需要降低金属间距和支持新的工艺流程。为了强化电阻电容性能、减小边缘定位误差,并实现具有挑战性的制造工艺,需要进行工艺调整。为应对这些挑战,我们尝试在1.5nm节点后段自对准图形化中使用半大马士革方法。我们在imec生产了一组新的后段器件集成掩膜版,以对单大马士革和双大马士革进行电性评估。新掩膜版的金属间距分别为14nm、16nm、18nm、20nm和22nm,前两类是1.5nm节点后段的最小目标金属间距,后三类用于工艺窗口评估。


SEMulator3D®虚拟制造平台可以展示下一代半大马士革工艺流程,并使用新掩膜版研究后段器件集成的工艺假设和挑战。此外,我们还使用新掩膜版模拟和测试了用于提升电阻电容性能和改进制造的额外工艺。


在自对准图形化中使用半大马士革方法


使用间隙填充和间隔层去除方案,我们提出在自对准图形化中使用半大马士革方法。
间隔层去除方案需要选择性刻蚀工艺。区域选择性沉积 (ASD) 是填充LE2间隙的最佳沉积选择。图1 (a) 展示间隙填充工艺的剖面图,以及间隔层和LE1核心的位置。通过使用SEMulator3D软件,我们可以更好地研究间隙填充方案和间隔层去除方案会面临的挑战。



图1:1.5nm节点图形化工艺的间隙填充和间隔层去除方案


半大马士革工艺流程


我们还使用SEMulator3D虚拟制造对半大马士革工艺流程进行了模拟。图2展示模拟出的工艺流程。使用SALELE(自对准光刻-刻蚀-光刻-刻蚀)方法对金属2进行了图形化,并使用极紫外光刻将其连接到金属3。之后,使用模拟的工艺流程对金属2图形化和金属2与金属3的连接进行敏感性分析。



图2:使用新掩膜版进行后段器件集成的半大马士革工艺流程


工艺助推器


图3展示新掩膜版的工艺助推器。我们也使用SEMulator3D来模拟和分析这些掩膜版助推器的可行性和性能。



图3:掩膜版的1.5nm节点工艺助推器


混合高度


通过定制金属线的高度,可以完全优化电阻电容性能(如图4),而金属线高度的灵活性可以通过刻蚀金属线实现。高金属线电阻低、电容高,因此可能适用于电源线和长信号线;短金属线电阻高、电容低,因此最有可能适用于信号线。我们使用SEMulator3D对这一概念进行了初步分析。



图4:为优化电阻电容产品性能进行的混合高度定制


类似自对准的通孔对准(SAB)


自对准图形化技术最早被用于14nm节点的互连技术。为了生成有效器件,需要切断由这一技术产生的平行金属线。这种切断掩膜的边缘定位误差很有挑战性,因此在10nm和7nm节点开发了自对准区块技术,将套刻允许误差扩大到¾间距。边缘定位误差在1.5nm技术节点会更具挑战性,我们预计这一自对准技术需要扩展至通孔层。此时,我们再次使用SEMulator3D研究1.5nm节点通孔自对准的不同选择(如图5)。



图5:使用半大马士革自对准通孔以改善通孔套刻精度


空气间隙


为进行大马士革工艺引入了空气间隙,但还需要额外的刻蚀步骤来去除薄层间介质。在直接金属刻蚀中,工艺结束时会沉积薄层间介质。沉积工艺可以在间距紧密处夹止二氧化硅,从而形成空气间隙。在模拟中,我们探索了空气间隙形成的基本模型,并计划了额外的模拟项目。在初始工艺流程中,我们模拟了简单的空气间隙填充、氧化物间隙填充和化学机械抛光 (CMP)。我们使用SEMulator3D模拟了这一工艺流程(如图6)。



图6:空气间隙工艺形成模拟


高深宽比金属线


在传统的大马士革工艺中,深宽比通常限于2左右。超过这个深宽比,就很难在不形成空隙的情况下沉积金属线了。直接金属刻蚀中,金属高度受限于刻蚀工艺,深宽比可以达到甚至超过5。因为电阻随着尺寸的减小而增加,这对于先进节点来说是很重要的工艺助推器。

增加金属高度是持续电阻微缩的重要方法。直接金属刻蚀工艺的关键挑战是减少刻蚀过程中的硬掩膜消耗。我们使用SEMulator3D对这一挑战进行了建模。


混合金属化


为了减少总电阻,可以为金属线和通孔使用不同的金属。imec正在研究中对这一方面进行探索。


结论


我们使用SEMulator3D定义和模拟1.5nm及更先进节点的后段工艺流程。基于这些模拟结果,我们建立了新掩膜版的设计规则。使用模拟推荐的工艺流程,我们成功试产了掩膜版。SEMulator3D模拟出性能助推器的原始概念后,我们也在硅片上对完全自对准通孔、高深宽比金属线和空气间隙等工艺助推器进行了演示。这些模拟结果有助于imec先进节点领域的研究,并作用于硅芯片这个终端产品上。



鸣谢


感谢Martin O'Toole和imec向泛林集团分享这项研究。该研究得到了IT2 ECSEL Joint Undertaking的支持。


文章来源于:电子工程世界    原文链接
本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。

相关文章

    使用半大马士革工艺流程研究后段器件集成的工艺;SEMulator3D®虚拟制造平台可以展示下一代半大马士革工艺流程,并使用新掩膜版研究后段器件集成的工艺假设和挑战 作者:半导体工艺......
    使用半大马士革工艺流程研究后段器件集成的工艺;本文引用地址: ●   介绍 随着技术推进到及更先进节点,将会遇到新的难题,比如需要降低金属间距和支持新的工艺流程。为了强化电阻电容性能、减小......
    大马士革集成中引入空气间隙结构面临的挑战;帮助imec确定使用半大马士革集成和空气间隙结构进行3nm后段集成的工艺假设 作者:泛林集团Semiverse™ Solution部门半导体工艺......
    在低介电二氧化硅里刻蚀沟槽图形,然后通过大马士革流程用铜填充沟槽。但这种方法会生出带有明显晶界和空隙的多晶结构,从而增加铜线电阻。为防止大马士革退火工艺中的铜扩散,此工艺......
    )。它也可以与传统的双大马士革或混合金属化方案相结合。   我们支持了的一项研究,对先进3nm节点后段集成方案进行分析。研究中,我们使用SEMulator3D®工艺模拟软件对半大马士革......
    师们已经注意到钌和钴等新的替代金属线,并对其进行了测试,这些材料可以缓解线宽较窄和面积较小时的电阻率升高问题。可用于比照分析不同沟槽深度和侧壁角度下,钌、钴和铜等其他金属在不同关键尺寸的大马士革工艺中的性能(图2)。 通过建模,可以提取总导体......
    安集科技:开启ECD电镀技术新征程;电镀是集成电路制造关键工艺。广泛应用于集成电路制造大马士革工艺、硅通孔工艺(TSV)、先进封装凸点工艺(bump)以及再分布线(RDL)工艺,实现金属互联,全球......
    安集科技:开启ECD电镀技术新征程;电镀是集成电路制造关键工艺。广泛应用于集成电路制造大马士革工艺、硅通孔工艺(TSV)、先进封装凸点工艺(bump)以及再分布线(RDL)工艺,实现金属互联,全球......
    设备反应台顺利付运,预计在2022年前后推出两款CCP新应用(大马士革和极高深宽比刻蚀),大马士革工艺有望覆盖5nm及以下,CCP介质刻蚀机在实验室中达到的深宽比超60:1。 2021年是扩产的一年 过去......
    map前道铜互连电镀设备建立在公司成熟的电化学电镀(ECP)技术基础之上,该设备专为双大马士革应用而设计,可提高产能和可靠性。ECP电镀系统配置了盛美上海的多阳极局部电镀功能,让客户可对大马士革......

我们与500+贴片厂合作,完美满足客户的定制需求。为品牌提供定制化的推广方案、专属产品特色页,多渠道推广,SEM/SEO精准营销以及与公众号的联合推广...详细>>

利用葫芦芯平台的卓越技术服务和新产品推广能力,原厂代理能轻松打入消费物联网(IOT)、信息与通信(ICT)、汽车及新能源汽车、工业自动化及工业物联网、装备及功率电子...详细>>

充分利用其强大的电子元器件采购流量,创新性地为这些物料提供了一个全新的窗口。我们的高效数字营销技术,不仅可以助你轻松识别与连接到需求方,更能够极大地提高“闲置物料”的处理能力,通过葫芦芯平台...详细>>

我们的目标很明确:构建一个全方位的半导体产业生态系统。成为一家全球领先的半导体互联网生态公司。目前,我们已成功打造了智能汽车、智能家居、大健康医疗、机器人和材料等五大生态领域。更为重要的是...详细>>

我们深知加工与定制类服务商的价值和重要性,因此,我们倾力为您提供最顶尖的营销资源。在我们的平台上,您可以直接接触到100万的研发工程师和采购工程师,以及10万的活跃客户群体...详细>>

凭借我们强大的专业流量和尖端的互联网数字营销技术,我们承诺为原厂提供免费的产品资料推广服务。无论是最新的资讯、技术动态还是创新产品,都可以通过我们的平台迅速传达给目标客户...详细>>

我们不止于将线索转化为潜在客户。葫芦芯平台致力于形成业务闭环,从引流、宣传到最终销售,全程跟进,确保每一个potential lead都得到妥善处理,从而大幅提高转化率。不仅如此...详细>>