资讯
在嵌入FPGA的IP核8051微处理器上实现UIP协议栈的设计方法(2023-10-26)
在嵌入FPGA的IP核8051微处理器上实现UIP协议栈的设计方法;“引言
随着芯片规模的越来越大、资源的越来越丰富, 芯片的设计复杂度也大大增加。事实上, 在芯片设计完成后, 有时......
在植入8051微处理器的FPGA芯片中实现接触网故障信号分析仪的设计(2023-10-30)
操作就能实现简单的控制,而这需要的仅仅只是keil的编译环境。
1 IP核8051的FPGA实现
现在有许多免费的8051核可以利用, 这些核都可通过硬件描述语言来实现, 并且基本上都可综合, 也就......
基于XC3S200的通用视频采集系统的设计(2024-07-18)
建嵌入式系统的基础是MicroBlaze IP核。这是一种用硬件描述语言在FPGA内部实现的32位微处理器,采用RISC指令集和Ha rvard体系结构。可根据不同的外设和存储器配置进行定制,并可......
嵌入式FPGA的面世,节省上百万芯片设计费用(2017-02-24)
使用平铺构造块的方法。首先,使用上述方法设计4个EFLX IP核。每个IP核都是一个独立的FPGA,但它们也可以阵列化,提供大约75个EFLX阵列,从100 个LUT到122.5K个LUT,以及......
Codasip与英特尔合作开发RISC-V教学生态系统(2022-12-06)
Codasip与英特尔合作开发RISC-V教学生态系统;Codasip大学项目与Intel Pathfiner for RISC-V合作,将Codasip RISC-V IP核、Codasip......
Codasip与英特尔合作开发RISC-V教学生态系统(2022-12-06 13:51)
Codasip与英特尔合作开发RISC-V教学生态系统;Codasip大学项目与Intel Pathfiner for RISC-V合作,将Codasip RISC-V IP核、Codasip......
基于APEX20K和ARM7 TDMI-S微处理器实现通用智能传感器IP核的设计(2023-04-07)
方案都可设计成相应的IP核。虽然已经有人用FPGA完成数据采集,但都是以特定应用的方式,而不是以通用的IP核方式设计的。我们介绍采用MAX125完成的并行A/D接口IP核设计。MAX125 8通道14bit的并......
Codasip加入Intel Pathfinder for RISC-V设计支持计划(2022-09-01)
Pathfinder for RISC-V*计划专业版提供其 32 位IP核 L31。通过加入该计划,Codasip 正在通过使用英特尔的FPGA 使其屡获殊荣的嵌入式 RISC-V 技术......
莱迪思推出下一代LatticeECP4 FPGA系列(2011-12-01)
软件中包含了LatticeECP4器件。我们的客户可以立即开始建立广泛的、低功耗的平台,以扩大他们的市场。”
LatticeECP4 FPGA的设计支持
莱迪思提供知识产权(IP)核,开发板和设计软件设计,以便......
Arasan最新产品获得ISO26262 ASIL-C证(2023-07-12)
证还将其可用性扩展到国防、飞机及其他行业,在这些行业中,CSI-2 IP及其更广泛的总线可布置在FPGA上,搭配内置D-PHY或Arasan C-PHY ASIC使用。
Arasan获得ISO26262......
遵循前面描述的电路改变路径通常更有意义:实现适合FPGA的IP核,例如使用单通道PCI接口而不是在ASIC中通常使用的四通道。当然,这意味着IP核制造商在将ASIC的功能移植到FPGA的目......
莱迪思推出ECP5-5G FPGA,适用于通信和工业市场的优化互连解决方案(2016-11-01)
器件的IP和解决方案,该器件是公司低功耗、小尺寸ECP5互连FPGA产品系列的最新成员,适用于工业和通信应用。该产品可在各类应用中实现到ASIC和ASSP的无缝互连,包括小型蜂窝、低端路由器、回程......
FPGA实现OFDM通信(2024-01-31)
)在Vivado中调用官方的FFT的IP核(AXI-Stream总线);
(2)在Vivado HLS中调用官方的FFT的IP核(内部FFTAXI-Stream总线),可以......
AMD 创下 STAC 基准测试最快电子交易执行速度世界纪录(2024-07-03 13:59)
从整体上推动高速交易和金融技术突破边界与可能性。”Exegy 提供了由必要的 FPGA IP 和相关软件组成的应用,以实现 Alveo UL3524 卡上的 STAC-T0 基准测试要求。Exegy FPGA......
AMD 创下 STAC 基准测试最快电子交易执行速度世界纪录(2024-07-03)
基准测试展示了经过独立量化和验证的真实结果,展现了 AMD 如何从整体上推动高速交易和金融技术突破边界与可能性。”
Exegy 提供了由必要的 FPGA IP 和相......
AMD 创下 STAC 基准测试最快电子交易执行速度世界纪录(2024-07-03)
+™ FPGA 驱动),运行 Exegy nxFramework 和 Exegy nxTCP-UDP-10g-ULL IP 核,安装在搭载 AMD EPYC 7313 处理器的戴尔 PowerEdge......
AMD 创下 STAC 基准测试最快电子交易执行速度世界纪录(2024-07-03)
基准测试展示了经过独立量化和验证的真实结果,展现了 AMD 如何从整体上推动高速交易和金融技术突破边界与可能性。”
Exegy 提供了由必要的 FPGA IP 和相关软件组成的应用,以实现 Alveo UL3524 卡上的 STAC-T0 基准......
中科亿海微完成3亿元B轮融资,资金用于14nm工艺亿门级高端FPGA芯片设计等项目(2022-05-31)
式可编程电路IP核、EDA软件与可重构系统,提供具有高性能和自适应计算的行业解决方案和集成电路设计服务。
封面图片来源:拍信网......
将ASIC IP核移植到FPGA上——如何确保性能与时序以完成充满挑战的任务!(2024-08-26)
遵循前面描述的电路改变路径通常更有意义:实现适合FPGA的IP核,例如使用单通道PCI接口而不是在ASIC中通常使用的四通道。当然,这意味着IP核制造商在将ASIC的功能移植到FPGA的目标架构上时需要付出额外的努力;但结......
基于 FPGA 的低成本、低延时成像系统(2024-12-07)
求可以自己调试。
低延迟架构
我们这次使用的是AMD-Xilinx FPGA,大部分的图像处理都有IP可以使用,在官方文档中有相关的架构,具体如下:
上面......
将ASIC IP核移植到FPGA上——如何测试IP核的功能和考虑纯电路以外的其他因素(2024-08-29)
将ASIC IP核移植到FPGA上——如何测试IP核的功能和考虑纯电路以外的其他因素;数字芯片设计验证经验分享系列文章(第四部分):
将ASIC IP核移植到FPGA上——如何测试IP核的......
数字芯片设计验证经验分享系列文章(第四部分):将ASIC IP核移植到FPGA上——如何测试IP核的功能和考虑纯电路以外的其他因素;
本系列文章从数字芯片设计项目技术总监的角度出发,介绍......
通过AI加速,智能终端应用得到创新提升(2023-07-11 10:42)
通过AI加速,智能终端应用得到创新提升;Imagination Technologies宣布,已授权京微齐力在其最新可编程智能芯片Avatar FPGA系列中使用IMG Series3NX AI核......
Microchip为FPGA芯片推出功能安全认证包,加快上市时间(2022-09-22)
套件 v11.8 Service Pack 4认证和相关开发工具,以及28个知识产权(IP)核、安全手册、文档和器件数据表。德国莱茵TÜV的安全证书也包含在内。Microchip还通......
Xilinx在IDF13上展示FPGA 80Gbps网络接口和Intel QPI接口实现方案(2013-09-13)
Programmable器件的高度集成的平台,其集成了内嵌流量管理的 SmartCORE IP核、DMA控制器、PCIe端口和两个40G以太网端口,可代替两个ASSP,实现更高吞吐量并降低材料清单(BOM......
目标架构中经过流片验证的IP核,并且之前也已经被IP提供商成功移植到FPGA组件中,就可以提供巨大的优势。这意味着不仅创建电路所需的工作量可以大大减少,而且......
任意网络上的任意媒体(第4篇)——IPMX和ST 2110:适应全新IP媒体体验(2023-08-30)
以驱动 ROE LED显示墙
适应新兴标准并技术之间建立桥梁
FPGA 和自适应 SoC 本质上可重新编程,在 AV-over-IP 技术、尤其是 IPMX 标准的采用中发挥着关键作用。对于......
不涨价的FPGA来了!(2024-11-20 14:02:54)
-EC/SDI/JESD204B/HDMI2.1等诸多常用IP核
已逐......
将ASIC IP核移植到FPGA上——更新概念并推动改变以完成充满挑战的任务!(2024-07-31)
实例化的原因,我们将在接下来的主题4中进行更详细的讨论:为了支持基于FPGA的原型,通常需要对ASIC IP核进行哪些更改呢?
使用已经在ASIC目标架构中经过流片验证的IP核,并且之前也已经被IP提供......
实际案例说明用基于FPGA的原型来测试、验证和确认IP——如何做到鱼与熊掌兼得?(2024-10-28 15:45)
实际案例说明用基于FPGA的原型来测试、验证和确认IP——如何做到鱼与熊掌兼得?;作者:Philipp Jacobsohn,SmartDV首席应用工程师Sunil Kumar,SmartDV......
价值350亿美元!AMD并购Xilinx案迎新进展(2021-04-09)
球知名的FPGA解决方案的供应商,总部设在加利福尼亚圣何塞市。该公司研发、制造并销售范围广泛的高端集成电路、软件设计工具以及作为预定义系统级功能的IP(Intellectual Property)核。据悉,最早......
出价300亿美元!AMD或将收购Xilinx...(2020-10-09)
并销售范围广泛的高端集成电路、软件设计工具以及作为预定义系统级功能的IP(Intellectual Property)核。据悉,最早其FPGA产品一直被用于电信设备中,自2014年起拓展到数据中心领域。而市......
莱迪思半导体公司推出MachXO2系列超低密度FPGA控制开发套件(2012-10-23)
思提供了超过35款流行的参考设计和IP核、一块低成本的接口板,还有易于使用的Pico和控制开发套件,适用于使用MachXO2 FPGA的成本敏感的超低密度设计。使用控制开发套件中预载入的控制Soc设计......
CAST提供基于FPGAs和ASICs的H.264 High Profile编码器IP核(2012-12-04)
CAST提供基于FPGAs和ASICs的H.264 High Profile编码器IP核;由半导体知识产权供应商CAST Inc. 提供的H.264High Profile视频编码器IP核现......
集成式比特误码率测试仪的原理、功能及在FPGA芯片调试中的应用(2023-01-09)
集成式比特误码率测试仪的原理、功能及在FPGA芯片调试中的应用;随着高速数字系统的发展,高速串行数据被广泛使用,内嵌高速串行接口的FPGA也得到大量应用,相应......
又一超大并购案!AMD刚刚宣布,同意350亿美元并购赛灵思!(2020-10-27)
思)是全球知名的FPGA解决方案的供应商,总部设在加利福尼亚圣何塞市。该公司研发、制造并销售范围广泛的高端集成电路、软件设计工具以及作为预定义系统级功能的IP(Intellectual Property......
基于51框架的高性能单片机软核设计(2024-01-29)
基于51框架的高性能单片机软核设计;1 引言
在如今的快速嵌入式系统设计中,目前比较流行的方案是在FPGA内集成应用软件或是软IP平台,以简化工序、加速产品面市日程。为此,很多......
基于SOPC的M8051调试器设计及系统测试(2023-10-20)
Mhps)控制器IP核,8051处理器采用Mcntor公司的M8051EW IP核。系统上电后,配置芯片自动完成对FPGA的配置,保证系统的非易失性。
JTAG控制器模块是本系统硬件部分的核心模块。本文......
硬件辅助验证产品解读之FPGA开发板vs原型验证系统(2022-04-28)
么规模、功能、成本和价格上有非常大的差异?这要从它们应用场景和设计目标的区别说起:
广告
FPGA开发板
FPGA开发板的主要场景是“开发基于独立FPGA芯片的IP或应用系统”,其设......
Microchip发布适用于医疗成像和智能机器人的PolarFire FPGA和SoC解决方案协议栈(2024-12-16 13:04)
边缘和智能边缘通信协议栈。
新发布的解决方案协议栈包括用于A-assisted 4K60计算机视觉的固件和IP核,各种即插即用的传感器和摄像头接口以及用于高速以太网协议的集成硬件。实时ROS-2兼容......
FPGA:下一代汽车设计的基本构建模块(2024-03-20)
注意的是,莱迪思工具支持开发符合ASIL-D等关键汽车安全可靠性标准的芯片。莱迪思Drive包括了各种硬件平台与预构建的IP核(如DisplayPort接收和发送功能以及视频缩放),这些IP可用......
传智驿芯:多核异构时代,NoC技术大有可为(2023-11-20)
的基础上,为中国客户提供差异化服务,围绕着NoC展开的IP子系统或者SoC设计业务,比如追求可靠性的功能安全,追求性价比的消费电子,追求性能的高性能计算,追求灵活变化的FPGA等等。目前,传智......
Arasan与Testmetrix携手合作(2022-10-20 09:09)
ASIC。Arasan的C-PHY 2.0、D-PHY v2.5、CSI-2和DSI-2 IP核加入了以前用于符合性测试的Arasan的知名IP核系列,如SDIO设备IP核、SD/SDIO主机IP核、UFS......
Euresys CustomLogic模块在高速视觉图像处理的应用(2024-03-06)
校正FFC,查找表LUT);c. 记录定制功能事件时间戳。
Euresys采集卡的CustomLogic功能目前需要采用Vivado环境进行开发,并提供了范例代码和参考设计,同时也可以插入第三方IP核。
如何......
任意网络上的任意媒体(第1篇)——AMD自适应嵌入式计算平台(2023-08-30)
仍然是用于从摄像机到切换器和专业监视器等各种设备的点对点连接的主力。凭借器件功能特性与 IP 核( IP core), 能够支持所有这些标准。它们需要高比特率收发器来在片上和片外迁移内容,也需要高性能可编程逻辑来实现所需的标准格式化,甚至......
新思科技与芯耀辉在IP产品领域达成战略合作伙伴关系(2021-03-18)
国内芯片制造工艺的DesignWare® USB、DDR、MIPI、HDMI和PCI Express的系列IP核。芯耀辉在获得此次新思科技的授权后,将利用这些经过新思科技硅验证的接口IP核为......
TI 宣布推出 低功耗 6 核 DSP TMS320C6472(2009-11-09)
TI 宣布推出 低功耗 6 核 DSP TMS320C6472;TI 推出 低功耗 6 核 DSP,该款 TMS320C6472 器件旨在满足要求极低功耗的处理密集型应用的需求。此外,为了......
基于DMA的高速数据闪存阵列的设计方案(2024-07-23)
用户自定义的IP核,可以实现对闪存阵列的控制和数据的正确存储,而且可以将阵列中存储的数据上传到电脑,进行数据的后期处理。
( 2 )存储阵列:系统采用4×4阵列形式,由SAMSUNG公司的K9NBG08U5A搭建......
人工智能机器视觉需求猛增,sensAI重塑深度情境感知(2023-03-30)
智能解决方案所需的全部资源,包括模块化硬件平台、演示示例、参考设计、神经网络IP核、软件开发工具和定制化设计服务,旨在解决系统对于日益严格的功耗和小尺寸(5mm2到100mm2)的要求,目前......
人工智能机器视觉需求猛增,sensAI重塑深度情境感知(2023-03-30)
了供开发人员评估、开发和部署基于FPGA的机器学习/人工智能解决方案所需的全部资源,包括模块化硬件平台、演示示例、参考设计、神经网络IP核、软件开发工具和定制化设计服务,旨在......
相关企业
(Intellectual Property)核。客户使用Xilinx及其合作伙伴的自动化软件工具和IP核对器件进行编程,从而完成特定的逻辑操作。Xilinx公司成立于 1984年,Xilinx首创
plda;;PLDA designs and sells intellectual property (IP) cores and prototyping tools for ASIC
;北京流歌科技有限公司;;本公司专注于开发高阶FPGA 板卡、FPGA项目、嵌入式软硬件平台等。在FPGA高速板卡、系统电路研发及IP核测试验证等方面、科技科技有着独特的技术优势。目前
领域为数不多的能够独立完成软硬件设计并且能够提供IP核以及配套的技术支持服务的专业团队.与国内数百家企业/高校以及研究机构建立了项目合作关系.中创致远 致力于提供创新性的FPGA开发套件以及专业的设计服务,与您共同站在FPGA设计开发的最前沿!
球领先的可编程逻辑完整解决方案的供应商。Xilinx研发、制造并销售范围广泛的高级集成电路、软件设计工具以及作为预定义系统级功能的IP(Intellectual Property)核。客户使用Xilinx及其
多款自主研发的MCU IP核,产品已经广泛应用与计算机周边、HDTV、电源管理、移动后备电源、小家电和数字家电等领域。 公司还可以根据客户的要求开发各种电压等级的电源IC和MCU(单片机)等等。
;飞腾贸易有限公司;;IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用IP使用
技术力量雄厚,有丰富的实战经验,已具备基于32位嵌入式CPU核(C・Core)的SOC设计平台和技术,主流设计技术为0.18um、0.25um和0.35um,在SOC、ASIC及模拟电路IP模块设计开发等方面,具有
可编程逻辑器件),IP(知识产权)内核等全套可编程逻辑方案XC3S1600E-4FG400C XC3S2000-FGG676C 4、 Actel 的FPGA产品应用于通信、计算机、工业
MPU等IP核。公司具有CMOS、BiCMOS、Bipolar集成电路产品的设计、生产及封装测试协调能力,与国内外多家Feb、封装测试厂家保持良好的合作关系。公司拥有顺畅的市场协作能力,并在