据财联社3月14日报道,美国加州半导体公司Cerebras Systems发布了一项重大消息,其第三代晶圆级AI加速芯片“WSE-3”(Wafer Scale Engine 3)正式面世。
报道称,这款芯片被业内誉为“规格参数疯狂”,不仅在功耗和价格方面保持了稳定的优势,更是将性能推向了一个新的高度,在功耗、价格不变的前提下性能翻了一番。
据透露,WSE-3的工艺制程升级为台积电5nm工艺,尽管该芯片的面积尚未公布,但业界普遍预期其将维持在相近的水平。
不过,值得一提的是,该晶体管数量增加达到惊人的4万亿个,与此同时,AI核心数量亦进一步增加到90万个,缓存容量达到44GB,外部搭配内存容量可选1.5TB、12TB、1200TB以满足不同规模的应用需求。
尽管核心数量、缓存容量增加得不多,但WSE-3的性能表现却实现了飞跃,峰值AI算力高达125PFlops,相当于每秒12.5亿亿次浮点计算,这一性能指标足以让WSE-3与顶级的超级计算机相媲美。
据Cerebras Systems方面介绍,WSE-3在短短的一天内就能够完成Llama 700亿参数的训练任务。这一成果无疑将为人工智能领域的研究和应用带来更加广阔的可能性,为科学计算、数据分析、图像处理等领域提供强大的算力支持。
封面图片来源:拍信网
文章来源于:全球半导体观察 原文链接
本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。
相关文章
5nm手机芯片功耗过高,先进制程只是噱头?(2021-02-10)
制程工艺是否只是噱头?
“手机芯片的制程数值越小,意味着芯片晶体管尺寸进一步微缩,芯片中元器件的排列也更加密集。这使得单位面积内,芯片可集成的晶体管数目增多。此次手机芯片制程由7nm提升至5nm,使得芯片上集成的晶体管数......
5nm手机芯片功耗过高 先进制程只是噱头?(2021-02-03)
晶圆代工厂无法参与到先进制程工艺的赛道。目前,具备先进制程芯片生产能力的代工厂,仅有台积电、三星和英特尔三家。然而,高昂的付出却仍然无法解决功耗问题,先进制程工艺是否只是噱头?
“手机芯片的制程数值越小,意味着芯片晶体管......
苹果首发3nm芯片!买手机的有必要为这么贵的技术花钱吗?(2023-09-13)
~24 个月提升一倍。换句话说,芯片的性能每 18~24 个月提升一倍,同时价格将为之前的一半。
图源:https://unsplash.com/ 摄影师:Brian Kostiuk
这其中芯片制程就是容纳晶体管数量......
AI芯片晶体管数量突破4万亿个(2024-03-14)
AI芯片晶体管数量突破4万亿个;据财联社3月14日报道,美国加州半导体公司Cerebras Systems发布了一项重大消息,其第三代晶圆级AI加速芯片“WSE-3”(Wafer Scale......
5纳米芯片时代,中国还有机会吗?(2017-08-15)
术上讲这是一种真正可行的,能够在几年内实现大规模量产的新工艺。预计这个技术能够实现大约40%的性能提升,或者是在保持相同性能的基础上实现75%的功率降低。随着5纳米工艺的问世,高端芯片的晶体管数量......
多层芯片实现新突破(2024-12-19)
,其中高质量半导体材料层交替生长,直接叠加在一起。
随着计算机芯片表面容纳晶体管数量接近物理极限,业界正在探索垂直扩展——即通过堆叠晶体管和半导体元件到多个层次上来增加其数量......
重磅!台积电公布首个“埃级”制程技术(2024-04-26)
% 至 10%,或在相同频率和晶体管数量下,功耗降低 15% 至 20%。
......
摩尔定律是否走到尽头?半导体巨头CEO观点出现严重分歧(2022-09-30)
态系合作,摩尔定律10年内仍有效。
摩尔定律是由英特尔联合创办人Gordon Moore 1960年代提出,芯片晶体管数量每隔一年就会翻倍成长,增强运算能力。想增加晶体管数,必须做得更小,就要......
摩尔定律“60岁高龄” 仍是半导体行业的驱动力(2023-03-27)
说:“摩尔定律实现的主要方式是让晶体管变小。较小的晶体管速度更快,能效更高,(直到最近)也更便宜,因此这是一种全方位的胜利。人们会把摩尔定律与计算机性能随时间推移而增强的定律相混淆,但实际上摩尔定律讲的只是芯片上的晶体管数量......
三星或已试产第二代3纳米芯片,力拼良率超过 60%(2024-01-22)
MI300X预计也将采台积电3纳米制程。
三星去年11月宣布,将于2024下半年量产SF3制程,虽然《朝鲜日报》报道未获三星回复,但从时间看推测相当合理。不过,报道提到芯片良率 60%,但没提到晶体管数量......