ADSP-TS203S数据手册和产品信息

发布时间: 2024-11-11 09:19:35
来源: analog.com
ADSP-TS203S-fbl
.
特性
  • 静态超标量架构,支持1、8、16和32位定点和浮点数据处理
  • 高性能500 MHz、2.0 ns指令速率DSP内核
  • 4 Mb片内嵌入式DRAM,内部组织为四个库,支持用户自定义分割
  • 10通道零开销DMA控制器
  • 4个128位宽内部总线,使存储器总带宽达32 Gb/s
  • 2个运算模块支持单指令多数据(SIMD)运算,各内置1个ALU、乘法器、转换器和32字寄存器文件
  • 支持汇编和C语言编程

.

ADSP-TS203S是TigerSHARC处理器系列的成员之一。ADI的TigerSHARC处理器面向依赖多个处理器协作执行运算密集型实时功能的多种信号处理应用,非常适合视频和通信市场以及国防、医疗成像、工业仪器仪表等。ADSP-TS203S采用静态超标量架构,集成RISC、VLIW和标准DSP功能。对定点和浮点数据类型的内在支持,再加上较领先的多处理能力,给TigerSHARC处理器带来了较佳的DSP性能。ADSP-TS203S的时钟速率为500 MHz,具有业内较高的16位定点和32位浮点性能。ADSP-TS203S的32位1024点复合FFT时间为20.2 ms,性能达每瓦特1500 MFLOP。

ADSP-TS203S的性能:
• 高性能500 MHz、2.0 ns指令速率DSP内核
• 每个周期执行8次16位MAC及40位累加或2次32位MAC及80位累加
• 每个周期执行6次单精度浮点或24次16位定点运算(性能为3 GFLOPS或12 GOPS)
• 2周期互锁式执行管线
• 并行设计允许每周期最多执行4个32位指令

ADSP-TS201S采用低成本型25x25mm LQFP封装。TigerSHARC处理器目前提供通用采样版本。

.

应用笔记 36

EE-175: 仿真器与EZ-KIT Lite ® 评估系统问题解决指南 (Rev.10)
EE-215: 16-bit IIR 滤波器在ADSP-TS20x TigerSHARC ® 处理器上的实现
EE-200: ADSP-TS20x TigerSHARC®处理器的启动加载内核运行
EE-263: TigerSHARC ® 处理器上定点FFT的并行实现
EE-198: TigerSHARC ® 系列ADSP—TS201S处理器IBIS文件的用户说明
EE-211: ADSP-TS20x TigerSHARC(R)处理器上的16-bit FIR滤波器
EE-218: 为ADSP-TS201 TigerSHARC ® 处理器编写高效的浮点FFT
EE-167: Introduction to TigerSHARC® Multiprocessor Systems Using VisualDSP++™
EE-68: JTAG 仿真技术参考 (Rev.10)
AN-911: A Detailed Guide to Powering the TigerSHARC Processors (Rev.0)
EE-211: 16-bit FIR Filters on ADSP-TS20x TigerSHARC® Processors (Rev.1)
EE-110: A Quick Primer on ELF and DWARF File Formats
EE-215: A 16-bit IIR Filter on the ADSP-TS20x TigerSHARC® Processor
EE-205: Considerations for Porting Code from the ADSP-TS101S TigerSHARC® Processor to the ADSP-TS201S TigerSHARC Processor
EE-283: External Bus Arbitration with ADSP-TS20x TigerSHARC® Processors (Rev.1)
EE-128: DSP in C++: Calling Assembly Class Member Functions From C++
EE-176: Hardware Design Checklist For ADSP-TS101S TigerSHARC® Processors (Rev.3)
EE-169: Estimating Power For The ADSP-TS101S
EE-170: Estimating Power for ADSP-TS201S TigerSHARC® Processors (Rev.2)
EE-218: Writing Efficient Floating-Point FFTs for ADSP-TS201 TigerSHARC® Processors (Rev.2)
EE-330: Windows Vista Compatibility in VisualDSP++ 5.0 Development Tools (Rev.1)
EE-217: Updating the ADSP-TS101S TigerSHARC® EZ-KIT Lite™ Firmware
EE-202: Using the Expert Linker for Multiprocessor LDFs (Rev.3)
EE-147: Tuning C Source Code for the TigerSHARC® DSP Compiler
EE-198: User Guide to ADSP-TS201S TigerSHARC® Processor IBIS Files
EE-143: Understanding DMA on the ADSP-TS101
EE-261: Understanding Jitter Requirements of PLL-Based Processors (Rev.1)
EE-182: Thermal Relief Design for ADSP-TS201S TigerSHARC® Processors (Rev.1)
EE-263: Parallel Implementation of Fixed-Point FFTs on TigerSHARC® Processors (Rev.1)
EE-104: Setting Up Streams with the VisualDSP Debugger
EE-241: SHARC® DSPs to TigerSHARC® Processors Code Porting Guide (Rev.1)
EE-178: The ADSP-TS101S TigerSHARC® On-chip SDRAM Controller (Rev.2)
EE-174: ADSP-TS101S TigerSHARC® Processor Boot Loader Kernels Operation
EE-201: ADSP-TS20x TigerSHARC® Processor On-chip SDRAM Controller (Rev.1)
EE-200: ADSP-TS20x TigerSHARC® Processor Boot Loader Kernels Operation (Rev.1)
EE-179: ADSP-TS20xS TigerSHARC® System Design Guidelines (Rev.6)

技术文章 1

处理器手册 2

产品亮点 1

软件手册 10

集成电路异常 1

旧模拟器手册 1

信息 1

停产数据手册 1

. .

示例代码

正在寻找评估软件?您可以在这里找到

. .

评估套件 2

reference details image

EMULATOR-USB & HP USB ICE

基于USB的仿真器和基于USB的高性能仿真器

reference details image

TS201S-EZLITE

适用于ADSP-TS201S处理器的EZ-KIT评估套件

.
文章来源于: analog.com 原文链接

本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。