资讯
实现测试测量突破性创新,采用ASIC还是FPGA?(2022-12-08)
和功能等比较细微的优势外,在产品创新中使用ASIC的真正优势是IP及其实现的差异化。但ASIC是不是保持竞争差异化的唯一途径呢?使用FPGA这样的商用部件能否实现差异化呢?
突破创新中采用FPGA的优......
实现测试测量突破性创新,采用ASIC还是FPGA?(2022-12-08)
是测试测量创新的关键组件。通过组建专家团队设计专用电路,开发IP,公司可以给自己的产品架起一条护城河,让公司能够保持自己的产品组合的差异化。除了产品差异化优势外,ASIC的开......
实现测试测量突破性创新,采用ASIC还是FPGA?(2022-12-08)
品创新中使用ASIC的真正优势是IP及其实现的差异化。但ASIC是不是保持竞争差异化的唯一途径呢?使用FPGA这样的商用部件能否实现差异化呢?
突破创新中采用FPGA的优势和挑战
FPGA已经出现了很长时间,多年......
数字芯片设计验证经验分享:将ASIC IP核移植到FPGA上——需求和详细规划以完成充满挑任务(2024-07-26)
两种架构中具有挑战性,但值得一试。
• 将ASIC IP移植到FPGA中时,需要考虑的相关因素包括在需求、性能、时钟、功能等方面的差异。
• 最佳的芯片设计解决方案是用FPGA来作为原型工具,以及......
数字芯片设计验证经验分享:将ASIC IP核移植到FPGA上——明了需求和详细规划以完成充满挑战的任务(2024-07-26 10:32)
来进一步说明这些要点。对于芯片设计工程师的关键价值• 将一款IP核部署到ASIC和FPGA两种架构中具有挑战性,但值得一试。• 将ASIC IP移植到FPGA中时,需要考虑的相关因素包括在需求、性能、时钟、功能等方面的差异......
工程师的关键价值
• 将一款IP核部署到ASIC和FPGA两种架构中具有挑战性,但值得一试。
• 将ASIC IP移植到FPGA中时,需要考虑的相关因素包括在需求、性能、时钟、功能等方面的差异......
将ASIC IP核移植到FPGA上——更新概念并推动改变以完成充满挑战的任务!(2024-07-31)
:当使用FPGA进行原型设计时会立即想到哪些基本概念?
主题3:在将专为ASIC技术而设计的IP核移植到FPGA架构上时通常会遇到哪些困难?
主题4:为了支持基于FPGA的原型,通常需要对ASIC......
时会立即想到哪些基本概念?
主题3:在将专为ASIC技术而设计的IP核移植到FPGA架构上时通常会遇到哪些困难?
主题4:为了支持基于FPGA的原型,通常需要对ASIC IP核进......
自动驾驶主流架构方案对比:GPU、FPGA、ASIC(2023-02-14)
断增多的汽车级产品相结合,支持汽车设计师满足设计要求,在不断变化的汽车行业中始终保持领先。
适应性更强的平台 对于自动驾驶芯片来说真正的价值在于计算引擎的利用率,即理论性能和实际性能之间的差异。FPGA包含......
自动驾驶主流芯片:GPU、FPGA、ASIC(2023-03-17)
断变化的汽车行业中始终保持领先。
适应性更强的平台 对于自动驾驶芯片来说真正的价值在于计算引擎的利用率,即理论性能和实际性能之间的差异。FPGA包含大量的路由链路以及大量的小型存储。这些资源的组合使设计......
自动驾驶三大主流芯片架构分析(2024-08-19)
、制造的集成电路。目前用CPLD(复杂可编程 逻辑器件)和FPGA(现场可编程逻辑阵列)来进行ASIC设计是最为流行的方式之一。优点:它作为集成电路技术与特定用 户的......
将ASIC IP核移植到FPGA上——如何测试IP核的功能和考虑纯电路以外的其他因素(2024-08-29)
在相同的时间范围内比仿真运行更多的验证周期。如果使用FPGA认真地进行功能测试,则这种验证方法可提供比仿真验证方法更多的可能性。
通常情况下,ASIC和SoC设计包含许多复杂的行业标准接口,用于与外部设备(USB......
破局GPU的AI霸权 Intel Gaudi3帮国内厂商探路(2024-04-12)
一直宣称自己工艺密度方面比TSMC更好。Gaudi 2和Gaudi 3依然选择台积电代工,说明英特尔把自己挑战者的姿态摆得很明白,选择同样的工艺确保在密度和成本上不会有太明显的差异。更重要的原因是,作为很早就放弃ASIC......
在相同的时间范围内比仿真运行更多的验证周期。如果使用FPGA认真地进行功能测试,则这种验证方法可提供比仿真验证方法更多的可能性。
通常情况下,ASIC和SoC设计......
Altera推出业界带宽最大的28 nm中端FPGA(2012-10-16)
低总功耗实现了最佳性能。
28-nm系列产品简介
Altera的28-nm FPGA系列产品通过其Cyclone® V、Arria V、Stratix® V FPGA系列以及HardCopy® V ASIC系列,为用户提供了清晰的差异......
莱迪思半导体为ECP5 FPGA产品系列添加新成员(2016-02-16)
系列是经过市场验证的理想解决方案,可满足非常注重低功耗、小尺寸和低成本的各类应用对于灵活互连功能的需求。全新的ECP5-5G和 ECP5 12K器件将帮助我们的客户保持差异化优势,同时加快下一代产品设计的上市进程。”......
使用专家验证服务管理ASIC和SoC设计风险(2023-05-16)
为什么 Socionext 可以帮助您管理和降低即使是最复杂的 ASIC 和 SoC 设计的风险。
SoC 和 ASIC 设计的 FPGA 原型设计概述
在 FPGA 中制作 ASIC 和 SoC 处理......
打开通往30亿美元增量市场的新大门(2023-01-06)
、DDR5和LPDDR4以及传统标准。同时,与同类竞品器件相比,封装尺寸减小多达6倍,可实现高效的小尺寸系统设计。
与现有的中端FPGA相比,得益于专为低功耗设计的可编程结构、功耗......
打开通往30亿美元增量市场的新大门(2023-01-06)
、DDR5和LPDDR4以及传统标准。同时,与同类竞品器件相比,封装尺寸减小多达6倍,可实现高效的小尺寸系统设计。
与现有的中端相比,得益于专为低功耗设计的可编程结构、功耗优化的嵌入式存储器和DSP、低功......
硬件辅助验证产品解读之FPGA原型验证系统VS硬件仿真器(2022-05-25)
仿真器的优势主要在于它独有的、超大规模的硬件结构,尽可能地保证了RTL设计的完整性。从硬件实现上看,一般有基于FPGA和CPU两种架构,对于基于FPGA架构的类型来说(如Synopsys的Zebu系列......
Altera继推出其28-nm系列产品后, 续发售Arria V FPGA(2011-11-30)
列通过其Arria V、Cyclone® V和Stratix V FPGA系列以及HardCopy® V ASIC系列,为用户提供清晰的差异化解决方案。在工艺技术、体系结构、收发器技术和硬核知识产权(IP......
S2C发布Dual Virtex-7 2000T FPGA 快速SoC原型验证硬件(2012-05-31)
千万ASIC门任一尺寸的设计成为一项快乐的体验。此外,我们提供一套完整的解决方案,包括原型搭建和调试软件;DPI, SCE-MI和C-API协同建模;以及一个庞大的Prototype Ready IP......
人工智能结合物联网 FPGA和ASIC两大流派各有长短(2016-09-22)
和 ASIC 也是一样,使用 FPGA 只要写完 Verilog 代码就可以用 FPGA 厂商提供的工具实现硬件加速器了,而要设计 ASIC 则还需要做很多验证和物理设计 (ESD,Package......
Altera推出全系列28-nm FPGA产品(2012-09-06)
ASIC系列,为用户提供了清晰的差异化解决方案。关于Altera 28-nm系列产品的详细信息,请访问www.altera.com.cn/28nmportfolio。
供货信息
现在......
TI全新缓冲放大器可将数据采集系统中的信号带宽提高十倍(2022-01-20)
基于ASIC设计的替代方案需要数十个分立元件,如场效应晶体管(FET)、保护二极管和晶体管。这些基于FET输入放大器的分立式方案增加了设计的物料清单(BOM)成本和系统复杂性,并且无法提供与ASIC相同......
强强联合!Codasip与SmartDV建立伙伴关系以携手加速芯片设计项目(2023-06-27)
我们用户成功的关键。将SmartDV成熟的外设IP与Codasip具领先优势的处理器相结合,为我们的共同客户去更快速、更经济且更可靠地实现其ASIC、SoC和FPGA设计目标铺平了道路。”
关于......
国产FPGA聚焦5G+AI新应用,打造“中国万能芯”!(2020-02-10)
中心、自动驾驶等应用的快速发展将带动FPGA市场的快速持续增长,是高云关注的重点领域。期间将会呈现出两个主趋势:中低端产品的差异化设计和高端器件的不断优化。对此,高云半导体自成立以来,一直秉承技术创新和差异化设计......
强强联合!Codasip与SmartDV建立伙伴关系以携手加速芯片设计项目(2023-06-28 09:23)
我们用户成功的关键。将SmartDV成熟的外设IP与Codasip具领先优势的处理器相结合,为我们的共同客户去更快速、更经济且更可靠地实现其ASIC、SoC和FPGA设计目标铺平了道路。”关于......
将ASIC IP核移植到FPGA上——如何确保性能与时序以完成充满挑战的任务!(2024-08-26)
时需要立即想到哪些基本概念、在将专为ASIC技术而设计的IP核移植到FPGA架构上时通常会遇到的困难,以及为了支持基于FPGA的原型,通常会对ASIC IP核进行的一些更改。本篇文章是SmartDV数字芯片设计......
打开通往30亿美元增量市场的新大门(2023-01-06)
、DDR5和LPDDR4以及传统标准。同时,与同类竞品器件相比,封装尺寸减小多达6倍,可实现高效的小尺寸系统设计。与现有的中端FPGA相比,得益于专为低功耗设计的可编程结构、功耗优化的嵌入式存储器和DSP......
打开通往30亿美元增量市场的新大门(2023-01-06)
和LPDDR4以及传统标准。同时,与同类竞品器件相比,封装尺寸减小多达6倍,可实现高效的小尺寸系统设计。
与现有的中端FPGA相比,得益于专为低功耗设计的可编程结构、功耗优化的嵌入式存储器和DSP......
西门子推出Catapult AI NN以简化先进芯片级系统设计中的AI加速器开发(2024-06-18)
弥补这一缺陷。随后即可部署这些 C++ 代码,用于 FPGA、ASIC 或 SoC 实现。
Catapult AI NN能够将 hls4ml 的功能扩展到ASIC和SoC设计,它包括针对ASIC设计......
集成电路行业待遇这么好, 那它的入行门槛高吗?(2022-12-04)
大家指正和补充。
说到数字芯片,不能不说FPGA,这种是可编程的数字电路,用法原理也不说了,数字电路设计的目标就是把这些功能做成我们自己专用的ASIC/SoC,这样无论面积、成本......
智权半导体/SmartDV力助高速发展的中国RISC-V CPU IP厂商走上高质量发展之道(2024-10-08)
一个生态系统的潜在协同效应。
·提升RISC-V CPU
IP的产品价值,并降低进入门槛。长期以来,SmartDV以其针对SoC/ASIC设计的完整验证解决方案而闻名。我们都知道验证是芯片设计中一项非常耗时和费力的任务,中国的许多无晶圆厂半导体公司都习惯于规划比他们的同行更短的设计......
智权半导体/SmartDV力助高速发展的中国RISC-V CPU IP厂商走上高质量发展之道(2024-10-08)
一个生态系统的潜在协同效应。
·提升RISC-V CPU IP的产品价值,并降低进入门槛。长期以来,SmartDV以其针对SoC/ASIC设计的完整验证解决方案而闻名。我们都知道验证是芯片设计......
智权半导体/SmartDV力助高速发展的中国RISC-V CPU IP厂商走上高质量发展之道(2024-10-08 14:32)
一个生态系统的潜在协同效应。·提升RISC-V CPU IP的产品价值,并降低进入门槛。长期以来,SmartDV以其针对SoC/ASIC设计的完整验证解决方案而闻名。我们都知道验证是芯片设计中一项非常耗时和费力的任务,中国的许多无晶圆厂半导体公司都习惯于规划比他们的同行更短的设计......
2016年FPGA供货商营收排行榜,国产不见踪影(2017-03-09)
期这种主导地位也将带来更多的客户订单以及营收。
而无可否认的,那些高阶FPGA组件是倾向于应用在包括ASIC硬件仿真(emulation)、通讯或是军事等特殊应用;但这些应用通常会带来显著的影响。 采用复杂FPGA的设计......
什么是专用集成电路?一文读懂ASIC芯片(2023-06-15)
提供了框架。
高层架构被实现为低层逻辑。与 FPGA 和 CPLD 一样,硬件描述语言(VHDL和Verilog)已成为 ASIC 设计的重要工具。
该设计经过测试以验证功能和时序。
逻辑设计......
利用搭载全域硬2D NoC的FPGA器件去完美实现智能化所需的高带宽低延迟计算(2023-10-31)
期发表的白皮书《白皮书:Achronix在其先进FPGA中集成2D NoC以支持高带宽设计(WP028)》中,详尽介绍了全域2D NoC硬核的各种技术细节,并讨论了硬核和软核的两种2D NoC的差异,并提供了一个设计......
实际案例说明用基于FPGA的原型来测试、验证和确认IP——如何做到鱼与熊掌兼得?(2024-10-28 15:45)
时需要考量的因素。同时还提供了实际案例来对这些话题进行详细分析。这八个主题包括:一款原型和最终ASIC实现之间的要求有何不同?当使用FPGA进行原型验证时会立即想到哪些基本概念?在将专为ASIC而设计的......
利用搭载全域硬2D NoC的FPGA器件去完美实现智能化所需的高带宽低延迟计算(2023-10-31)
书:Achronix在其先进FPGA中集成2D NoC以支持高带宽设计(WP028)》中,详尽介绍了全域2D NoC硬核的各种技术细节,并讨论了硬核和软核的两种2D NoC的差异,并提供了一个设计示例,展示......
智原FPGA-Go-ASIC 成功打进多元的应用市场(2022-11-23 09:24)
-Go-ASIC™服务已成功交付多项设计案,工艺从5纳米至22纳米,涵盖工业、医疗、智能电网、乐器、与5G无线等应用领域,芯片成品显著降低原有FPGA设计的BOM成本与功耗,提升市场竞争力;其中部分设计......
利用搭载全域硬2D NoC的FPGA器件去完美实现智能化所需的高带宽低延迟计算(2023-11-01)
(WP028)》中,详尽介绍了全域2D NoC硬核的各种技术细节,并讨论了硬核和软核的两种2D
NoC的差异,并提供了一个设计示例,展示硬核与软核2D NoC的对比结果,以及Achronix 的全......
赛灵思 Virtex-7 2000T FPGA 和堆叠硅片互联(SSI)技术常见问题解答(2011-10-26)
规则检查 (DRC) 和软件信息,指导用户如何为 FPGA 芯片间的逻辑进行布局布线。此外,PlanAhead 和 FPGA 编辑器工具将增强采用 SSI 技术的 FPGA 的图示,以协助交互式设计的......
强强联合!Codasip与SmartDV建立伙伴关系以携手加速芯片设计项目(2023-06-27)
我们用户成功的关键。将SmartDV成熟的外设IP与Codasip具领先优势的处理器相结合,为我们的共同客户去更快速、更经济且更可靠地实现其ASIC、SoC和FPGA设计目标铺平了道路。”
......
Avant:解锁FPGA创新新高度(2022-12-28)
类竞品器件相比,封装尺寸减小多达6倍,可实现高效的小尺寸系统设计。
与现有的中端FPGA相比,得益于专为低功耗设计的可编程结构、功耗优化的嵌入式存储器和DSP、低功耗高性能SERDES与I/O设计、内置......
国微思尔芯重磅发布Logic Matrix ,改写原型验证大容量高性能新标准(2020-12-13)
是分别采用的是赛灵思UltraScale VU440 和UltraScale+ VU19P两款FPGA。两个系列在数据表现上均十分出众:LX1系类提供高达240M ASIC门、709Mb内存、23K DSP......
Avant:解锁FPGA创新新高度(2022-12-28)
,可实现高效的小尺寸系统设计。
与现有的中端FPGA相比,得益于专为低功耗设计的可编程结构、功耗优化的嵌入式存储器和DSP、低功耗高性能SERDES与I/O设计、内置......
【建议收藏】逻辑芯片分类及国内企业梳理(2021-05-20)
FPGA进行流片形成固定功能的芯片,本文不专门区分ASIC和CPLD概念。
按照任务划分,AI芯片可以分为训练芯片和推理芯片,训练芯片用于完成深度学习大数据量的运算,对芯片的算力、精度......
Marvell支持下一代数据中心及汽车AI加速器ASIC(2020-10-15)
定制的分层测试方法、逻辑冗余和用于增强可靠性的自定制存储器 BIST 解决方案。Marvell支持多种ASIC参与模式,从提供完全交钥匙产品到进行客户拥有的物理设计,可供客户选择来优化其差异化模块。无论......
相关企业
)内核和原型设计工具,用于ASIC和FPGA,旨在加快产品推向市场的速度。 PLDA专业从事高速接口协议和技术,如PCIe和以太网。 PLDA公司拥有超过60名员工,是一家私营企业。
;深圳市天王芯科技有限公司;;深圳市天王芯科技主要专注于客制IC开发,ASIC等工作,我司从数字化的FPGA验证设计板至需高度经验的模拟(analog)电路设计,模数整合,及须有高抗干扰,高工
provide Turn-Key services as well as on site support and consulting, in the areas of ASIC and FPGA Design
Specifications.
;Daburn -测量Daburn的差异
Daburn提供各类电线电缆及;收缩油管和套管;连接装置,插座及千斤顶;陶瓷绝缘体。我们专门从事微型、车船及hi
DAC产品方向,为客户提供高性价比的ADC和DAC产品,同时支持客户中小批量的ASIC的产品需求;从客户的FPGA到MCU,我们都能为客户实现单芯片集成方案设计;我们秉承“严谨创芯、无微不致”的设计
DAC 产品向,为客户提供高性价比的 ADC 和 DAC 产品,同时支持客户中小批量的 ASIC 的产品需求;从客户的 FPGA 到 MCU ,我们都能为客户实现单芯片集成方案设计;我们秉承“严谨
各种消费类半导体集成电路(IC)的开发设计的高科技企业. 致力于向客户提供委托设计专用IC和标准IC,尤以客户委托设计专用IC(ASIC),使客户的整机产品更具独特和唯一性,在市场上更具竞争力。
公司以及大学校园中享有很高声誉,我们在2003年即建立了国内最大的FPGA/IC设计论坛www.edacn.net ,正式出版发行了多本设计类书籍。现在我们为多家数字电路设计公司提供ASIC验证平台,同时
合符给客户使用的迷你音箱,网络收音机等产品给全球的电脑,通讯,消费电子的制造商,运营商,以增进其产品的竞争力。 我们基于客户需求持续创新,高效的为客户提供差异化的产品整体解决方案的一站式服务,走可持续的差异
厂商而深获肯定;在委托制造 (OEM) 与委托设计制造 (ODM) 上,友晶也能针对客户需求,量身订作出尖端设计与统合服务方案。包含与美国柏克莱实验室与友晶科技共同合作,实现使用FPGA设计的PET系统;应用