PCI-Express总线接口的布线规则

发布时间:2022-12-22  

E是一种典型的串行总线,本文是针对-E接口的布线规则,这些规则是很多芯片厂商的设计指导,也是很多老工程师耳熟能详的金科玉律。

本文引用地址:


E是一种典型的串行总线,本文是针对PCI-E接口的布线规则,这些规则是很多芯片厂商的设计指导,也是很多老工程师耳熟能详的金科玉律。


1. 阻抗要求


PCI-的接口走线阻抗在4层或6层板时必须保持100ohm差分。


2.线宽和线距通过阻抗计算软件,结合PCB叠层情况,计算出合理的走线线宽和线距。比如,微带线情况下,差分线的宽度为5mil,差分对中2条走线的间距是7mil。(带状线情况下,差分线的宽度为5mil,差分对中2条走线的间距是5mil。)


差分对之间的距离和差分线与其他非PCI 信号的距离保持20mil或介质厚度的四倍,选择其中更大者。如果非PCI 信号电压明显高于或非PCI EXPRESS信号边缘比PCI Express信号边缘快的话,两者的空间应增加到30mil,以避免耦合。如图1所示:


PCI-Express总线接口的布线规则


3.长度和长度匹配


为了分散玻璃纤维束编织和介质层非增强表面树脂层的有效厚度区域的影响,长距离走线必须与XY轴成一个斜的角度(长走线应在板上走斜线),如图2所示:


PCI-Express总线接口的布线规则

图2


PCB的每英寸走线可能会引进1ps~5ps的抖动预算和0.25dB~0.35dB的损耗。介质为FR4的PCB,一般来说:a.差分对从芯片到芯片的走线最大不能超过6英寸;b.差分对中两条走线的长度的差距应小于等于5mil。


在遇到布局紧张等特殊情况时时走线可以由5-7变为更小的线宽和线距,但是当发生这种情况时,变换的差分对走线长度不能超过150mil。如图3所示:


PCI-Express总线接口的布线规则

图3


还有长度匹配应尽可能接近信号引脚而没有引入任何小角度弯曲。具体走线可参考图4:


PCI-Express总线接口的布线规则


图44.测试点、过孔和焊盘信号过孔影响整体的损耗和抖动预算,限制最大的走线长度。在TX差分对中最多可以使用4个过孔,而在RX差分对中最多只可以使用2个过孔。过孔应该有一个25mil或更小的焊盘,并且其完成内径应该为14mil或更小。两个过孔必须放在一互相对称的位置上。如图5所示:


PCI-Express总线接口的布线规则

图5


测试点(可以是过孔,焊盘或是元件)及探针脚应置于对称的位置,不应当在差分对引入stub,如图6:


PCI-Express总线接口的布线规则


图65.弯曲应尽量不使用弯曲,因为其会引入共模噪声。差分对使用弯曲应该遵循以下规则:(以图7为例)1.所有弯曲的角度(α)应该≥135°;2.保持走线间距(A)≥20mil;3.片断,比如B和C,其侧翼有一个弯曲,其长度应该≥1.5倍的走线宽度。


PCI-Express总线接口的布线规则


图7尽量使左弯曲的数量和右弯曲的数量相等。当一段蛇形线用来和另一段走线来进行长度匹配时,每段长弯折的长度必须至少15mil(3倍于5mil的线宽)。蛇行线弯折部分和差分线的另一条线的最大距离必须小于正常差分线线距的2倍。如图8所示:


PCI-Express总线接口的布线规则


图8当使用多重弯曲布线到一个管脚或是一个BGA的焊盘的非匹配的部分应该≤45mil,如图9所示:


PCI-Express总线接口的布线规则


图9连接到焊盘的弯曲线应该遵循以下规则:(以图10为例)1.所有弯曲的角度(α)应该≥135°;2.保持走线间距(A)≥3倍的走线宽度;3.B和C段其长度应该≥1.5倍的走线宽度;4.D段应该尽量短。


PCI-Express总线接口的布线规则


图106.AC电容PCIExpress需要在发送端和接收端之间交流耦合。差分对两个信号的交流耦合电容必须有相同的电容值,相同的封装尺寸,并且位置对称。AC电容必须放在最靠近信号发送端的位置。电容值必须介于75nF到200nF之间(最好是100nF)。推荐使用0402封装,但是0603封装也是可以接受的。两电容应该对称放置,如图11所示:


PCI-Express总线接口的布线规则

图11


此外差分参考时钟应该和高速串行数据线一样使用相同几何结构的差分线。


文章来源于:电子产品世界    原文链接
本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。

相关文章

    -2:2016 高速 CAN 规范的物理层要求和 CiA 601-4:2019 SIC 规范要求。 2、 支持高达 8 Mbps 的数据速率。 3、 更稳定的位时序,比特对称性增强,降低拓扑、布线要求......
    存在BUG我最后只做到了10V,如果一上来就低于10V就不管用了),CAN总线传输数据也整上了。BQ7718我买错型号了,所以这个冗余保护部分就没测试过,不过这部分所在的第二块儿PCB很简单,直接......
    电路板厂PCB关键信号如何去布线?;厂在规则中,有一条“关键信号线优先”的原则,即电源、摸拟信号、高速信号、时钟信号、差分信号和同步信号等关键信号优先。接下来,我们不妨就来详细了解下这些关键信号的要求......
    ,且节点采用垂线连接方式。每个节点都有一个 CAN 收发器和一个具有 CAN 控制器功能的微控制器单元 (MCU)。(图片来源:Texas Instruments) CAN 网络的总线布线要求在总线......
    一起来学:PCB设计经验(2024-10-31 22:28:32)
    量最大。 PCB布线有单面布线、双面布线及多层布线布线的方式也有两种:自动布线及交互式布线,在自动布线之前, 可以用交互式预先对要求比较严格的线进行布线,输入......
    经验与精华 项目案例:中端路由器PCB设计 PCB设计中要注意的问题: PCB设计中要做到目的明确,对于重要的信号线要非常严格的要求布线......
    孔、装配孔等等。 充分考虑和确定布线区域和非布线区域(如螺丝孔周围多大范围属于非布线区域)。 3、PCB布局设计 布局设计即是在PCB板框内按照设计要求摆放器件。在原理图工具中生成网络表(Design......
    标准规范与主控相连。 3 PCB设计注意事项 PCB 布局和布线是产品成败的关键,因此 PCB 设计要按照芯片规格书要求逐条核对。如传感器 PCB 布局和布线直接影响摄像头出图,电源、DDR 的 PCB......
    不够完善的原因。 本文将以一个无线网卡的布线实例及本人的一点工作经验为大家讲解一下射频电路在布线中应该注意的一些问题。 电路板的叠构(PCB......
    . (6) 同源时钟: 时钟线的并联匹配电阻靠近负载芯片,串联电阻靠近时钟芯片或者CPU。 4、直角走线 直角走线一般是PCB布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,那么......

我们与500+贴片厂合作,完美满足客户的定制需求。为品牌提供定制化的推广方案、专属产品特色页,多渠道推广,SEM/SEO精准营销以及与公众号的联合推广...详细>>

利用葫芦芯平台的卓越技术服务和新产品推广能力,原厂代理能轻松打入消费物联网(IOT)、信息与通信(ICT)、汽车及新能源汽车、工业自动化及工业物联网、装备及功率电子...详细>>

充分利用其强大的电子元器件采购流量,创新性地为这些物料提供了一个全新的窗口。我们的高效数字营销技术,不仅可以助你轻松识别与连接到需求方,更能够极大地提高“闲置物料”的处理能力,通过葫芦芯平台...详细>>

我们的目标很明确:构建一个全方位的半导体产业生态系统。成为一家全球领先的半导体互联网生态公司。目前,我们已成功打造了智能汽车、智能家居、大健康医疗、机器人和材料等五大生态领域。更为重要的是...详细>>

我们深知加工与定制类服务商的价值和重要性,因此,我们倾力为您提供最顶尖的营销资源。在我们的平台上,您可以直接接触到100万的研发工程师和采购工程师,以及10万的活跃客户群体...详细>>

凭借我们强大的专业流量和尖端的互联网数字营销技术,我们承诺为原厂提供免费的产品资料推广服务。无论是最新的资讯、技术动态还是创新产品,都可以通过我们的平台迅速传达给目标客户...详细>>

我们不止于将线索转化为潜在客户。葫芦芯平台致力于形成业务闭环,从引流、宣传到最终销售,全程跟进,确保每一个potential lead都得到妥善处理,从而大幅提高转化率。不仅如此...详细>>