MAX3281E数据手册和产品信息

发布时间: 2024-11-11 09:20:13
来源: analog.com
MAX3280E、MAX3281E、MAX3283E、MAX3284E:典型工作电路
.
特性
  • ESD保护:
    • ±15kV人体模式
    • ±6kV-IEC 1000-4-2,接触放电
    • ±12kV-IEC 1000-4-2,气隙放电
  • 有保证的52Mbps数据速率
  • 有保证的15ns接收器传输延迟
  • 有保证的2ns接收器失真
  • 有保证的8ns满摆幅偏移时间
  • 用于连接到FPGA/ASIC的V L 引脚
  • 允许多达128个收发器接入总线(1/4单位负载)
  • 微型SOT23封装
  • 真失效保护接收器
  • -7V至+12V公共模式范围
  • 3V至5.5V电源范围
  • 用于冗余操作的使能(高和低)引脚
  • 三态输出级(MAX3281E/MAX3283E)
  • 输出短路电路热保护
.

MAX3280E/MAX3281E/MAX3283E/MAX3284E是专为RS-485和RS-422通信设计的单接收器。此器件在3V电源供电下仍可确保数据速率高达52Mbps。这些器件具有出色的传输延迟(最大15ns)及芯片间定时失配(最大8ns),可理想用于多点时钟分配应用中。

MAX3280E/MAX3281E/MAX3283E/MAX3284E具有真失效保护电路,可保证在接收器输入为开路或短路时,接收器输出为逻辑高电平。终端总线上的传送器被禁止(高阻态)时,接收器将输出逻辑高电平。这些器件具有1/4单位负载接收器输入阻抗,允许多达128个接收器接入总线。

MAX3280E为5引脚SOT23封装的单接收器。MAX3281E/MAX3283E为具有接收器使能(EN或/EN)功能、6引脚SOT23封装的单接收器。MAX3284E具有逻辑电压引脚,在数字FPGA/ASIC系统中允许兼容于低电压逻辑电平;在MAX3284E中,逻辑高电平的电压门限值是通过在1.65V至V CC 范围内设置V L 来由用户定义的;MAX3284E也可提供6引脚SOT23封装。

应用

  • 汽车
  • 基站
  • 时钟分配
  • 工业控制
  • null
  • 电信机架
. .

ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的 质量和可靠性计划和认证 以了解更多信息。

产品型号 引脚/封装图-中文版 文档 CAD 符号,脚注和 3D模型
MAX3281EAUT+ 6-SOT_23-N/A external-link
  • HTML
  • Material Declaration external-link
  • HTML
  • Reliablity Data external-link
MAX3281EAUT+T 6-SOT_23-N/A external-link
  • HTML
  • Material Declaration external-link
  • HTML
  • Reliablity Data external-link
.

根据型号筛选

reset

重置过滤器

产品型号

产品生命周期

PCN

2月 4, 2015

- 1341_CANCELLATION

ASSEMBLY

MAX3281EAUT+

量产

MAX3281EAUT+T

量产

根据型号筛选

reset

重置过滤器

产品型号

产品生命周期

PCN

2月 4, 2015

- 1341_CANCELLATION

arrow down

ASSEMBLY

MAX3281EAUT+

量产

MAX3281EAUT+T

量产

.
部分模型 产品周期 描述

接口RS-485和RS-422 2

量产

±15kV ESD保护、限摆率、低功耗、RS-485/RS-422收发器

量产

3.3V供电、±15kV ESD保护、12Mbps、限摆率、真RS-485/RS-422收发器

文章来源于: analog.com 原文链接

本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。