51单片机并行GPIO,按其特性分为
单一的准双向口
多功能复用准双向口
地址总线输出准双向口
地址/数据总线口的三态双向
P0 ~ P3口都有各自的用法:
P0:常作系统数据或低8位地址复用口,第二功能:用于系统扩展
P1:常作通用I/O口使用
P2:常作系统高8位地址,第二功能:用于系统扩展
P3:常用第二功能
【回到目录】
3. P2
3.1 构成
1个输出锁存器、1个转换开关MUX、2个三态输入缓冲器、输出驱动电路、1个反相器。
3.2 做输入端口
此时同样需要先通过内部总线向锁存器写1,让Q=1,场效应管截止,P2口输入的1才能送到三态门的输入端。此时,再给读引脚送一个读控制信号,1就可以通过三态门送到内部总线。
3.3 做输出端口
此时给锁存器的CP端送写脉冲信号,内部总线上的数据就被锁存进锁存器并从Q端输出,再通过电子开关、非门和场效应管从P2口输出。
4. P3
4.1 构成
1个输出锁存器、3个输入缓冲器、输出驱动电路。
输出驱动电路包括1个与非门、1个场效应管T、上拉电阻R。
4.2 做输入输出端口
与P1、P2作用类似。
5. 总结
P0口地址为80H,可进行位操作。
P0驱动NMOS输入时需外接上拉电阻。
P0可作通用I/O口,作低8位地址/数据总线时,无需外接上拉电阻。
P0可做为高阻态输入端使用。
P0 ~ P3做输入时,端口必须先置1,使内部场效应管截止,从而不影响输入电平。
我们深知加工与定制类服务商的价值和重要性,因此,我们倾力为您提供最顶尖的营销资源。在我们的平台上,您可以直接接触到100万的研发工程师和采购工程师,以及10万的活跃客户群体...详细>>