详解上拉电阻的定义,作用与选值

发布时间:2022-12-12  

上拉定义


1、上拉就是将不确定的信号通过一个电阻嵌位在高电平,电阻同时起限流作用;


2、上拉对器件注入电流,下拉输出电流;


3、弱强只是上拉电阻的阻值不同,没有什么严格区分;


4、对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。


拉电阻作用


1、一般作单键触发使用时,如果IC本身没有内接电阻,为了使单键维持在不被触发的状态或是触发后回到原状态,必须在IC外部另接一电阻;


2、数字电路有三种状态:高电平、低电平、和高阻状态,有些应用场合不希望出现高阻状态,可以通过上拉电阻或下拉电阻的方式使处于稳定状态,具体视设计要求而定;


3、一般说的是I/O端口,有的可以设置,有的不可以设置,有的是内置,有的是需要外接,I/O端口的输出类似与一个三极管的C,当C接通过一个电阻和电源连接在一起的时候,该电阻成为上C拉电阻,也就是说,如果该端口正常时为高电平;C通过一个电阻和地连接在一起的时候,该电阻称为下拉电阻,使该端口平时为低电平,作用吗:比如:“当一个接有上拉电阻的端口设为输入状态时,他的常态就为高电平,用于检测低电平的输入”;


4、上拉电阻是用来解决总线驱动能力不足时提供电流的。一般说法是拉电流,下拉电阻是用来吸收电流的,也就是通常所说的灌电流;


5、接电阻就是为了防止输入端悬空;


6、减弱外部电流对芯片产生的干扰;


7、保护cmos内的保护二极管,一般电流不大于10mA;


8、通过上拉或下拉来增加或减小驱动电流;


9、改变电平电位,常用在TTL-CMOS匹配;


10、在引脚悬空时有确定的状态;


11、增加高电平输出时的驱动能力;


12、为OC门提供电流。



上拉电阻应用原则


1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3。5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值;


2、OC门电路“必须加上拉电阻,才能使用”;


3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻;


4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路;


5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力;


6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰;


7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰;


8、在数字电路中不用的输入脚都要接固定电平,通过1k电阻接高电平或接地。


上拉阻值选择原则


1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。


2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。


3、对于高速电路,过大的上拉电阻可能边沿变平缓。

综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。对上拉电阻和下拉电阻的选择应“结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素”:

1、驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。

2、下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。

3、高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。

4、频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成“RC延迟”,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。

OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。

选上拉电阻时:500uA x 8.4K= 4.2即选大于8.4K时输出端能下拉至0.8V以下,此为最小阻值,再小就拉不下来了。如果输出口驱动电流较大,则阻值可减小,保证下拉时能低于0.8V即可。当输出高电平时,忽略管子的漏电流,两输入口需200uA,200uA x15K=3V即上拉电阻压降为3V,输出口可达到2V,此阻值为最大阻值,再大就拉不到2V了。选10K可用。

COMS门的可参考74HC系列设计时管子的漏电流不可忽略,IO口实际电流在不同电平下也是不同的,上述仅仅是原理,一句话概括为:“输出高电平时要喂饱后面的输入口,输出低电平不要把输出口喂撑了,否则多余的电流喂给了级联的输入口,高于低电平门限值就不可靠了。


文章来源于:电子工程世界    原文链接
本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。

相关文章

    开关电源上拉电阻和上拉电阻电路图解; 开关电源中有很多电阻,那么这些电阻都起到什么作用呢?先了解上拉电阻和下拉电阻,那么为什么需要上拉电阻和下拉电阻......
    保足够的驱动电流考虑应当足够小;电阻小,电流大。 3、对于高速电路,过大的上拉电阻可能边沿变平缓。 综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。对上拉电阻和下拉电阻的选择应“结合开关管特性和下......
    上拉电阻与下拉电阻的定义及作用;什么是上拉电阻? 将一个不确定信号(高或低电平),通过一个电阻与电源VCC相连,固定在高电平; 什么是下拉电阻? 将一个不确定信号(高或低电平),通过一个电阻......
    /O的状态。 2、驱动GPIO输出,我们可以采用输出寄存器也可以使用位段 1.3、模拟输入 模拟输入上拉电阻和下拉电阻是没有用的 高阻态下模拟输入 从上面框图得知 弱上拉和下拉电阻禁止 施密......
    来共同组成端接电路,使得戴维宁等效阻抗等于传输线的特征阻抗以实现阻抗匹配。 戴维宁端接的优点是上拉电阻和下拉电阻都能用来吸收反射,在电......
    单片机IO结构详解;1.什么是源型 漏型?什么是上拉电阻下拉电阻什么是 线驱动输出 集电极开路输出,推挽式输出? 我们先来说说集电极开路输出的结构。集电极开路输出的结构如图1所示,右边的那个三极管集电极什么......
    用4.7 KΩ下拉电阻的VOH为1.68 V。这是由于内部上拉电阻和外部下拉构成了一个分压网络,导致VOH降低。   3.1.3 TXS上下拉总结        TXS系列电压转换芯片可以和外部上拉电阻......
    GPIO功能简介 STM32H7的GPIO特性如下: 输出状态:开漏/推挽 + 上拉/下拉电阻。 通过输出数据寄存器(GPIOx_ODR)或者外设(GPIO设置为复用模式时)输出数据。 GPIO速度......
    使能、下拉电阻断开的输入模式。 而模拟输入模式是GPIO引脚连接内部ADC。 4 GPIO的拉电流负载和灌电流负载能力 这里先普及点小知识,什么是拉电流负载,什么是灌电流负载。 拉电流负载:一种......
    的信号是不对称的,举一个极端一点的例子:A用0R强上拉到VDD,那么A发1,可以输出高电平,没问题,但是当A发0时,是无法输出低电平的,这是上下拉电阻阻值造成的不对称,对于B也如此。就像MCU的GPIO一样,同一......

我们与500+贴片厂合作,完美满足客户的定制需求。为品牌提供定制化的推广方案、专属产品特色页,多渠道推广,SEM/SEO精准营销以及与公众号的联合推广...详细>>

利用葫芦芯平台的卓越技术服务和新产品推广能力,原厂代理能轻松打入消费物联网(IOT)、信息与通信(ICT)、汽车及新能源汽车、工业自动化及工业物联网、装备及功率电子...详细>>

充分利用其强大的电子元器件采购流量,创新性地为这些物料提供了一个全新的窗口。我们的高效数字营销技术,不仅可以助你轻松识别与连接到需求方,更能够极大地提高“闲置物料”的处理能力,通过葫芦芯平台...详细>>

我们的目标很明确:构建一个全方位的半导体产业生态系统。成为一家全球领先的半导体互联网生态公司。目前,我们已成功打造了智能汽车、智能家居、大健康医疗、机器人和材料等五大生态领域。更为重要的是...详细>>

我们深知加工与定制类服务商的价值和重要性,因此,我们倾力为您提供最顶尖的营销资源。在我们的平台上,您可以直接接触到100万的研发工程师和采购工程师,以及10万的活跃客户群体...详细>>

凭借我们强大的专业流量和尖端的互联网数字营销技术,我们承诺为原厂提供免费的产品资料推广服务。无论是最新的资讯、技术动态还是创新产品,都可以通过我们的平台迅速传达给目标客户...详细>>

我们不止于将线索转化为潜在客户。葫芦芯平台致力于形成业务闭环,从引流、宣传到最终销售,全程跟进,确保每一个potential lead都得到妥善处理,从而大幅提高转化率。不仅如此...详细>>