比利时imec首次展示功能性单片CFET器件,将在0.7nm A7节点引入

发布时间:2024-06-21  

当地时间6月18日,在2024IEEEVLSI技术与电路研讨会(2024VLSI)上,比利时微电子研究中心imec首次展示了具有堆叠底部和顶部源极/漏极触点的CMOS CFET器件。虽然结果是两个触点利用正面光刻技术获得的,但imec还展示了将底部触点转移至晶圆背面的可行性——这样可将顶部器件的存活率从11%提升至79%。

据imec介绍,其逻辑技术路线图设想在A7节点器件架构中引入互补场效应晶体管(CFET)技术。若与先进的布线技术相辅相成,CFET有望将标准单元高度从5T降低到4T甚至更低,而不会降低性能。在集成nMOS和pMOS垂直堆叠结构的不同方法中,与现有的纳米片工艺流程相比,单片集成被认为是破坏性最小的。

imec在2024VLSI研讨会上首次展示的具有顶部和底部触点的功能单片CMOS CFET器件,栅极长度为18nm,栅极间距为60nm,n型和p型之间的垂直间距为50nm。imec提出的工艺流程包括两个CFET特定模块:中间电介质隔离(MDI)以及堆叠的底部和顶部触点。

MDI是imec首创的一种模块,用于隔离顶栅和底栅,并区分n型和p型器件之间的阈值电压设置。MDI模块基于对CFET“有源”多层Si/SiGe堆栈的修改,并允许内部间隔物的共集成–这是一种纳米片特有的功能,可将栅极与源极/漏极隔离。imec CMOS器件技术总监Naoto Horiguchi表示:“我们采用MDI优先方法获得了最佳工艺控制结果,即在源极/漏极凹槽之前–在此步骤中,纳米片和MDI被‘切割’以进入通道侧壁并启动源极/漏极外延。具有‘原位封盖’的创新型源极/漏极凹槽蚀刻通过在源极/漏极凹槽期间保护栅极硬掩模/栅极间隔物实现了MDI优先。”

第二个关键模块是堆叠源极/漏极底部和顶部触点的形成,它们通过介电隔离垂直分隔。关键步骤是底部触点金属填充和蚀刻,以及随后的介电填充和蚀刻——所有这些都在与MDI堆栈相同的狭小空间内完成。

Naoto Horiguchi认为,在从正面开发底部触点时,遇到了很多挑战,可能影响底部触点电阻,并限制顶部器件工艺窗口。在2024VLSI上,imec表示,尽管仍使用晶圆键合和减薄等额外工艺,这一设计是可行的,这使得晶圆背面底部接触结构成为对业界来说具有强大吸引力的选择。目前正在进行研究以确定最佳触点布线方法。

封面图片来源:拍信网

文章来源于:全球半导体观察    原文链接
本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。

我们与500+贴片厂合作,完美满足客户的定制需求。为品牌提供定制化的推广方案、专属产品特色页,多渠道推广,SEM/SEO精准营销以及与公众号的联合推广...详细>>

利用葫芦芯平台的卓越技术服务和新产品推广能力,原厂代理能轻松打入消费物联网(IOT)、信息与通信(ICT)、汽车及新能源汽车、工业自动化及工业物联网、装备及功率电子...详细>>

充分利用其强大的电子元器件采购流量,创新性地为这些物料提供了一个全新的窗口。我们的高效数字营销技术,不仅可以助你轻松识别与连接到需求方,更能够极大地提高“闲置物料”的处理能力,通过葫芦芯平台...详细>>

我们的目标很明确:构建一个全方位的半导体产业生态系统。成为一家全球领先的半导体互联网生态公司。目前,我们已成功打造了智能汽车、智能家居、大健康医疗、机器人和材料等五大生态领域。更为重要的是...详细>>

我们深知加工与定制类服务商的价值和重要性,因此,我们倾力为您提供最顶尖的营销资源。在我们的平台上,您可以直接接触到100万的研发工程师和采购工程师,以及10万的活跃客户群体...详细>>

凭借我们强大的专业流量和尖端的互联网数字营销技术,我们承诺为原厂提供免费的产品资料推广服务。无论是最新的资讯、技术动态还是创新产品,都可以通过我们的平台迅速传达给目标客户...详细>>

我们不止于将线索转化为潜在客户。葫芦芯平台致力于形成业务闭环,从引流、宣传到最终销售,全程跟进,确保每一个potential lead都得到妥善处理,从而大幅提高转化率。不仅如此...详细>>