锁相环路构成与工作机制

发布时间:2024-02-02  

锁相环由哪三部分组成

锁相环(Phase Locked Loop,PLL)通常由以下三部分组成:

1. 相位比较器(Phase Comparator/Phase Detector): 相位比较器用于比较输入信号与反馈信号的相位差,输出一个表示相位差的控制电压或数字值。

2. 电压控制振荡器(Voltage Controlled Oscillator,VCO):电压控制振荡器接收来自相位比较器的控制信号,根据控制信号的电压或数字值来调节自身的振荡频率。

3. 反馈电路(Feedback Circuit): 反馈电路将VCO输出的信号反馈给相位比较器,用于与输入信号进行相位比较,进而生成用于控制VCO的控制信号。

这三部分相互作用,构成了一个闭环控制系统,使得输出信号的相位与输入信号的相位相互锁定或跟踪。锁相环广泛应用于时钟同步、频率合成、数模转换等领域。

锁相环的工作原理

最基础的锁相环系统主要包含三个基本模块:鉴相器(Phase Detector:PD)、环路滤波器(L00P Filter:LF)其实也就是低通滤波器,和压控振荡器(Voltage Controlled Oscillator:VCO)。有了这三个模块的话,最基本的锁相环就可以运行了。但我们实际使用过程中,锁相环系统还会加一些分频器、倍频器、混频器等模块。(这一点可以类比STM32的最小系统和我们实际使用STM32的开发板)

本文引用地址:


锁相环路构成与工作机制


从锁相系统开始运行的那一刻进行分析,这个时候鉴相器有两个输入信号,一个是输入的参考信号Vin,另一个是压控振荡器的固有振荡信号Vout。

这个时候由于两个信号的频率不相同,会因为频差而产生相位差,如果不对压控振荡器进行任何操作,那么相位差会不断累积,从而跨越2Π角度,从零重新开始测相位,这便是测量死区,明明相位在不断变大,但鉴相器只能测出0~2Π的范围,测出的相位差最大便是2Π,这样就导致了鉴相器的输出电压只能在一定的范围内波动。

理想状态是让这两个信号的相位差一直保持在2Π的范围内,不进入测量死区。那么在系统刚开始的时候,鉴相器测出两个信号的相位差,将相位差时间信号转化为误差电压信号输出(具体转化过程见鉴相器讲解)。

通过环路滤波器转化为压控电压加到压控振荡器上,使压控振荡器的输出频率Vout逐步同步于输入信号Vin,直到两个信号的频率逐渐同步,相位差也在测量误差范围内,那么整个系统就稳定下来了。

两个信号的相位差不会累积变大,而是保持相对固定的相位差。(不是常规意义上的固定不变,而是在误差允许范围内的微小波动)。

锁相环失锁的原因有哪些

锁相环(Phase Locked Loop,PLL)失锁可能由以下几个原因引起:

1. 输入信号干扰:当输入信号受到噪声、失真、衰减等干扰时,可能导致相位比较器无法正确地比较输入信号与VCO反馈信号之间的相位差,从而造成失锁。

2. 频率偏差过大:如果输入信号的频率与VCO输出的振荡频率之间存在较大的偏差,超出PLL的跟踪范围,那么PLL可能会失锁。

3. 环路带宽设置不当:PLL的环路带宽决定了其对输入信号的跟踪速度,如果环路带宽设置得过窄或过宽,都可能导致PLL失锁。

4. 相位比较器失效:相位比较器是PLL的关键组件之一,如果相位比较器出现故障或不正常工作,可能导致PLL失锁。

5. 电源噪声和供电问题:如果PLL的供电电源存在噪声或不稳定,可能会对PLL的各个组件产生负面影响,导致失锁。

6. 温度变化和环境变化:温度变化可能导致PLL内部的电子元件参数发生变化,进而影响PLL的性能和稳定性,导致失锁。

7. 其他外部干扰:如电磁干扰、辐射干扰、振荡器质量不良等外部因素也可能引起PLL失锁。

文章来源于:电子产品世界    原文链接
本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。

相关文章

    锁相环的工作原理是什么? 锁相环的PSIM仿真介绍;锁相环的工作原理: 锁相环是一种消除频率误差为目的的反馈控制电路,它的基本原理是比较输入信号和反馈输入信号,提取二者的相位差,把此......
    锁相环路构成与工作机制;锁相环由哪三部分组成锁相环(Phase Locked Loop,PLL)通常由以下三部分组成:1. 相位比较器(Phase Comparator/Phase Detector......
    PLLCLK是由锁相环产生。那锁相环的输入是什么?继续往前看可知是由外部的高速时钟源,而外部时钟源是接在osc_out osc_in上,osc_out osc_in对应了stm32的两......
    器及键盘/显示等电路构成。 1.1输入信号倍频电路 倍频电路由锁相环CC4046及双BCD同步加法计数器4518组成。4518作分频器用,实现720分频,其中,U3:A实现9分频,U2实现80分频。倍频电路中锁相环的......
    为系统时钟和PLL锁相环的输入。 HSE(外部高速时钟) 接入晶振范围是4-16MHZ,可作为系统时钟和PLL锁相环的输入,还可以经过128分频之后输入给RTC。 LSI(内部低速时钟) 它是RC......
    满足芯片实际测试的需要。   1 外接环路滤波器的设计   环路滤波器是电荷泵锁相环电路的重要环节,它连接在电荷泵和压控振荡器之间。锁相环的基本频率特性是由环路滤波器决定的。实际上,正是......
    手册提供了配置值,直接使用它的配置值,这里就不自己计算了。 3、配置HCLK和PCKL分频(CLKDIVN寄存器) 4、设置锁存存时间(LOCKTIME) 由于配置锁相环的......
    。支持外部主时钟频率为2.048MHz ~24.576 mhz。为了使锁相环能正常工作,锁相环的寄存器应按要求正确设置到主时钟频率(地址0x02)。通过数字音频接口接收音频数据。有一......
    STM32中的时钟(2024-01-10)
    高速外设I/O、串口通信、SPI等等; 低速时钟:用于低速外设RTC看门狗 ; 倍频器:时钟与外设进行时钟适配。 相关寄存器讲解 PLLSRC锁相环倍频器时钟源选择内部高速时钟2分频......
    :开机后,屏幕出现锁相错误。锁相电路涉及的电路很多,由框图可知,它由信号源部分、信号分离部分、R通道采样部分及其相关电路组成。出现这种错误信息,首先须做相位校准,校准通不过,则可判断仪器出现硬件故障;再检查与锁相环......

我们与500+贴片厂合作,完美满足客户的定制需求。为品牌提供定制化的推广方案、专属产品特色页,多渠道推广,SEM/SEO精准营销以及与公众号的联合推广...详细>>

利用葫芦芯平台的卓越技术服务和新产品推广能力,原厂代理能轻松打入消费物联网(IOT)、信息与通信(ICT)、汽车及新能源汽车、工业自动化及工业物联网、装备及功率电子...详细>>

充分利用其强大的电子元器件采购流量,创新性地为这些物料提供了一个全新的窗口。我们的高效数字营销技术,不仅可以助你轻松识别与连接到需求方,更能够极大地提高“闲置物料”的处理能力,通过葫芦芯平台...详细>>

我们的目标很明确:构建一个全方位的半导体产业生态系统。成为一家全球领先的半导体互联网生态公司。目前,我们已成功打造了智能汽车、智能家居、大健康医疗、机器人和材料等五大生态领域。更为重要的是...详细>>

我们深知加工与定制类服务商的价值和重要性,因此,我们倾力为您提供最顶尖的营销资源。在我们的平台上,您可以直接接触到100万的研发工程师和采购工程师,以及10万的活跃客户群体...详细>>

凭借我们强大的专业流量和尖端的互联网数字营销技术,我们承诺为原厂提供免费的产品资料推广服务。无论是最新的资讯、技术动态还是创新产品,都可以通过我们的平台迅速传达给目标客户...详细>>

我们不止于将线索转化为潜在客户。葫芦芯平台致力于形成业务闭环,从引流、宣传到最终销售,全程跟进,确保每一个potential lead都得到妥善处理,从而大幅提高转化率。不仅如此...详细>>