根据国外科技媒体 MacRumors 报道,苹果今年推出的 iPhone 15 Pro 和 iPhone 15 Pro Max 均搭载 A17 Bionic 处理器和明年推出的 A17 版本存在差异:前者采用台积电 N3B 工艺,而后者采用增强版 N3E 工艺。
相比较基于 5nm 工艺的 A14、A15 和 A16 芯片,苹果本次推出的 A17 Bionic 首次采用 3nm 制造工艺。
报道称 iPhone 15 Pro 系列所用 A17 Bionic 采用 N3B 工艺,而明年推出的机型将全面切换到 N3E 工艺。
IT之家此前报道,台积电谈到了 3nm 基础版 (N3B) 节点以及 3nm 增强型 (N3E) 的部分数据。简单来说,N3E 是 N3B 稍微“廉价”一些的版本,放在最终芯片上可以说相比性能更注重的是功耗控制方面。对于新的 N3E 节点,高密度 SRAM 位单元尺寸并没有缩小,依然是 0.021 µm²,这与 N5 节点的位单元大小完全相同。
N3B 实装了 SRAM 缩放,其单元大小仅有 0.0199µm²,相比上一个版本缩小了 5%。N3E 的内存密度(ISO-assist circuit overhead)大约为 31.8 Mib / mm²。
文章来源于:电子工程世界 原文链接
本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。
相关文章
苹果内部测试外接显示器,传直接搭载A13仿生芯片(2021-07-26)
苹果内部测试外接显示器,传直接搭载A13仿生芯片;苹果的专业显示器Pro Display XDR自2019年6月发表以来已有一段时间,目前未有关于这款外接显示器下一版本的消息。 然而......
苹果芯片制造商首次讨论高度先进的1.4纳米芯片(2023-12-15)
和Mac系列。根据最新的信息,以下是iPhone芯片技术未来可能的发展方向:
iPhone XR和XS(2018年):A12仿生芯片(7纳米,N7)
iPhone 11系列(2019年):A13仿生芯片......
苹果发布 Studio Display 16.4 固件更新,新增支持屏幕校准工具(2023-03-28)
可能需要通过内部光谱辐射计进行自定义校准的特定颜色工作流程。
稳定性略有改善。
的 Studio Display 搭载 A13 仿生芯片,该芯片于 2019 年首次与 iPhone 11 系列一起推出。到目前为止,已经为 Studio Display 发布......
TechInsights公布了A16的透视图, 苹果A16芯片到底有多强 ?(2022-11-28)
是比较A16和A15的前提。总的来说,今年的苹果A16仿生芯片采用4nm工艺制造,拥有160亿个晶体管。该芯片有6个CPU核心,包括2个高性能核心和4个节能核心。与上一代相比,这有助于芯片的......
消息称 Apple Watch Series 9 芯片采用 5nm 工艺:性能提(2023-08-03)
)和 A15(5nm)的性能差异,推测 S9 芯片的的性能可以提高 40-50%,功耗减少 30%。
该媒体也表示,上述数据只是理想状态下的增幅,具体性能和续航还取决于散热、电压、应用场景、传感......
消息称苹果 A16 仿生处理器内部被标记为 5nm 芯片,但却被宣传为 4nm(2023-08-22)
是 4 纳米工艺。
A17 仿生芯片则肯定会采用台积电最先进的 3 纳米工艺,由于从 5 纳米转变到 3 纳米,A16 仿生芯片和 A17 仿生芯片之间的性能飞跃将是巨大的。IT之家注意到,在之......
手机“芯”战局(2020-12-07)
采用台积电5nm制程,集成118个晶体管,晶体管尺寸以原子为单位,数量相较于采用7nm制程的A13仿生芯片增加了近40%;配置6核CPU+4核GPU,搭载新一代16核神经网络引擎。
10月22日,华为......
苹果iPhone16,来袭!(2024-09-10)
钛金属版、AirPods 4等新品。从搭载芯片类型来看,苹果此次新一代旗舰手机芯片,包括A18和A18 Pro仿生芯片,以及智能手表芯片S10 SiP、耳机芯片H2。
其中,从外观来看,iPhone......
苹果 iPhone 15 Pro 系列更多细节曝光:基本确认 6GB 内存(2023-08-11)
CPU 和 5 核 GPU,所以这意味着 iPhone 15 Pro 和 iPhone 15 Pro Max 将拥有一个额外的 GPU 核心。此外,A17 仿生芯片的 CPU 将具有最高 3.70 GHz......
R1芯片:Apple Vision Pro中最神秘的角落(2024-03-18)
-out扇出型封装技术。所谓“扇出型封装技术”,其采取在芯片尺寸以外的区域做I/O接点的布线设计,提高I/O接点数量。采用RDL工艺让芯片可以使用的布线区域增加,充分利用到芯片的有效面积,达到......