特性
- 低成本3.3 V CMOS MxFE,适合宽带调制解调器
-
10位数模转换器
2×/4×插值滤波器
200 MSPS DAC更新速率 - 集成17 dBm线路驱动器,具有19.5 dB增益控制范围
- −12 dB至+48 dB低噪声RxPGA (<3 nV/√Hz)
- 10位、80 MSPS模数转换器
- 三阶可编程低通滤波器
-
灵活的数字数据路径接口
半双工和全双工操作
与AD9865引脚兼容
多种关断/省电模式 - 内部时钟乘法器(PLL)
- 2路辅助可编程时钟输出
- 采用64引脚LFCSP_VQ封装
该器件非常适合半双工和全双工应用。该数字接口极为灵活,可与支持半双工或全双工数据传输的数字后端实现简单接口,因此AD9868经常用来取代分立式ADC和DAC解决方案。省电模式能够降低个别功能模块的功耗,或者在半双工应用中关断未使用的模块。串行端口接口(SPI)允许对许多功能模块进行软件编程。片内PLL时钟乘法器和频率合成器提供所有需要的内部时钟,以及单晶振或时钟源的外部时钟。
发射信号路径由2×/4×低通插值滤波器、10位TxDAC和线路驱动器组成。在输入数据速率为80 MSPS时,发射路径信号带宽可以高达34 MHz。TxDAC提供差分电流输出,可将该输出直接导引至外部负载,或导引至内部低失真电流放大器(IAMP),后者能够提供17 dBm峰值信号功率。发射功率可以进行数字控制,范围为19.5 dB,步进为0.5 dB。
接收路径由可编程放大器(RxPGA)、可调谐低通滤波器(LPF)和10位ADC组成。低噪声RxPGA具有−12 dB至+48 dB的可编程增益范围,步进为1 dB;对于36 dB以上的增益设置,其折合到输入端的噪声低于3 nV/√Hz。接收路径LPF截止频率可以在15 MHz至35 MHz范围内设置,或者简单地予以旁路。10位ADC可以在最高至80 MSPS范围内实现出色的动态性能。RxPGA和ADC均能提供可调整的功耗,以实现功耗/性能优化。
AD9868可以为许多宽带调制解调器提供高度集成的解决方案。它采用节省空间的16引脚LFCSP封装,额定温度范围为−40°C至+85°C商用温度范围。
应用