7月12日上午,上海阿卡思微电子技术有限公司(简称“阿卡思”)全资子公司成都奥卡思微电科技有限公司(简称“奥卡思”)举行了新址启用仪式,奥卡思正式迁址至成都天府软件园E3座2楼。
阿卡思总经理袁军在启动仪式上致词表示:“EDA是一个高技术门槛和需要长时间积累的行业,阿卡思从创立至今一直秉持客户优先的原则,致力于为客户提供优质的形式化验证产品及服务,四年多以来,公司团队稳健扩增,公司产品日臻完善,同时也见证了国内EDA行业从默默无名到飞速发展的过程。放眼未来,我们会继续坚持技术创新为基础,市场需求为导向,在成为国际一流的形式化技术商业化服务商的道路上砥砺前进。”
“芯基于形,形成于思”
迁址新办公地对于成都奥卡思来说是一个新开始,也是新的征程,也标致着公司在过去四年多所坚持的事业上了新台阶,后续公司会继续脚踏实地,一步一个脚印,迈向更加广阔的天地。成都奥卡思全体员工、股东代表及行业同仁出席了启用仪式。
7月12日上午,上海阿卡思微电子技术有限公司(简称“阿卡思”)全资子公司成都奥卡思微电科技有限公司(简称“奥卡思”)举行了新址启用仪式,奥卡思正式迁址至成都天府软件园E3座2楼。
阿卡思总经理袁军在启动仪式上致词表示:“EDA是一个高技术门槛和需要长时间积累的行业,阿卡思从创立至今一直秉持客户优先的原则,致力于为客户提供优质的形式化验证产品及服务,四年多以来,公司团队稳健扩增,公司产品日臻完善,同时也见证了国内EDA行业从默默无名到飞速发展的过程。放眼未来,我们会继续坚持技术创新为基础,市场需求为导向,在成为国际一流的形式化技术商业化服务商的道路上砥砺前进。”
“芯基于形,形成于思”
迁址新办公地对于成都奥卡思来说是一个新开始,也是新的征程,也标致着公司在过去四年多所坚持的事业上了新台阶,后续公司会继续脚踏实地,一步一个脚印,迈向更加广阔的天地。成都奥卡思全体员工、股东代表及行业同仁出席了启用仪式。
AveMC©动化验证工具软件
应用于芯片设计的功能特性验证,正在越来越多的应用场景取代仿真验证。其使用方法是用户根据设计要求提供验证所需的属性和约束,用数学归纳和推理的方法回答这些属性是否正确。如果不正确会自动生成可用于仿真的激励链,以便于查错。形式验证的数学严密性使它成为对安全可靠性要求极高的芯片设计的必备选择。
相对于仿真验证,形式验证的优点包括不需要用户去生成测试激励,一条属性的真伪结论是基于严格的数学证明 – 证明为真的属性在任何激励下再进行仿真都不会出错。形式验证的完备性取决于属性的完备性,而后者可以基于设计要求建立清晰和明确的模型,这和一直困扰仿真验证的从本质上无法完善的仿真覆盖率相比有极大的优势。由于属性可以基于设计内部的任何信号和运行场景,形式验证还具有白箱验证的优点,而仿真只能在输出端决定对错。另外,功能特性形式验证适用于设计的各个阶段,特别是早期在模块级设计阶段,极难建立仿真环境的情况下,有利于早期发现设计错误,减少设计迭代。
AveMC©的特点和优势
目前形式验证工具暂被美国EDA企业垄断,比如Cadence的IFV和JasperGold,Synopsys的VC Formal等。上海阿卡思创始团队拥有该领域领先的技术实力及研发经验,产品以目前业内最先进的产品为起点,除了功能和性能竞争力之外,还有如下优势:
1、可以用图形化的方式,帮助用户快速建立属性和约束模型,数据表明这一块占了形式验证时间的三分之一;
2、更为精确的模型和计算速度,能发现其他工具忽略的属性完备性检查漏洞;
3、开放的构架,用户可以根据具体的设计和验证场景构建自己的工具;
4、支持云计算模式,用户可以根据需求配置最为合理的计算能力。
AveCEC©等价验证工具软件
AveCEC©支持设计全流程,能独立于任何工具实现,能处理大型设计。超过半数的设计需要 re-spin. re-spin的主要原因是功能错误;AveCEC©采用数学方法, 穷尽所有情况,不需要用测试向量,确保设计实现和黄金设计一致。
AveCEC©的特点及优势
1、工具处理速度快,比模拟高效,两者不在一个数量级;
2、快速查错,有较强的debug能力;
3、支持复杂datapath优化;
4、支持先进门钟设计优化 (Clock Gating);
5、可扩展性:可以验证整个SOC设计;
6、支持FPGA 设计流程;
关于上海阿卡思微电子技术有限公司
上海阿卡思微电子技术有限公司是由硅谷回国的资深芯片设计自动化(EDA)专家于2020年5月在上海浦东张江高科技园区设立,旗下全资子公司成都奥卡思微电科技有限公司位于成都高新区。公司核心人员来自于Cadence,Synopsys,Xilinx等国际知名EDA公司和芯片设计公司,具有平均超过15年的全球EDA行业经验,是多项业内知名软件工具的主研或管理者。公司立足于最新的EDA技术,结合本土用户需求,目前已成功推出两款形式验证工具AveMC©自动化验证工具软件及AveCEC©等价验证工具软件,其它多项产品也正在预研中。未来,公司会持续研发后续产品,推出面向整个亚太地区的培训和咨询服务,开发中国/亚洲及北美市场。
AveMC©动化验证工具软件
应用于芯片设计的功能特性验证,正在越来越多的应用场景取代仿真验证。其使用方法是用户根据设计要求提供验证所需的属性和约束,用数学归纳和推理的方法回答这些属性是否正确。如果不正确会自动生成可用于仿真的激励链,以便于查错。形式验证的数学严密性使它成为对安全可靠性要求极高的芯片设计的必备选择。
相对于仿真验证,形式验证的优点包括不需要用户去生成测试激励,一条属性的真伪结论是基于严格的数学证明 – 证明为真的属性在任何激励下再进行仿真都不会出错。形式验证的完备性取决于属性的完备性,而后者可以基于设计要求建立清晰和明确的模型,这和一直困扰仿真验证的从本质上无法完善的仿真覆盖率相比有极大的优势。由于属性可以基于设计内部的任何信号和运行场景,形式验证还具有白箱验证的优点,而仿真只能在输出端决定对错。另外,功能特性形式验证适用于设计的各个阶段,特别是早期在模块级设计阶段,极难建立仿真环境的情况下,有利于早期发现设计错误,减少设计迭代。
AveMC©的特点和优势
目前形式验证工具暂被美国EDA企业垄断,比如Cadence的IFV和JasperGold,Synopsys的VC Formal等。上海阿卡思创始团队拥有该领域领先的技术实力及研发经验,产品以目前业内最先进的产品为起点,除了功能和性能竞争力之外,还有如下优势:
1、可以用图形化的方式,帮助用户快速建立属性和约束模型,数据表明这一块占了形式验证时间的三分之一;
2、更为精确的模型和计算速度,能发现其他工具忽略的属性完备性检查漏洞;
3、开放的构架,用户可以根据具体的设计和验证场景构建自己的工具;
4、支持云计算模式,用户可以根据需求配置最为合理的计算能力。
AveCEC©等价验证工具软件
AveCEC©支持设计全流程,能独立于任何工具实现,能处理大型设计。超过半数的设计需要 re-spin. re-spin的主要原因是功能错误;AveCEC©采用数学方法, 穷尽所有情况,不需要用测试向量,确保设计实现和黄金设计一致。
AveCEC©的特点及优势
1、工具处理速度快,比模拟高效,两者不在一个数量级;
2、快速查错,有较强的debug能力;
3、支持复杂datapath优化;
4、支持先进门钟设计优化 (Clock Gating);
5、可扩展性:可以验证整个SOC设计;
6、支持FPGA 设计流程;
关于上海阿卡思微电子技术有限公司
上海阿卡思微电子技术有限公司是由硅谷回国的资深芯片设计自动化(EDA)专家于2020年5月在上海浦东张江高科技园区设立,旗下全资子公司成都奥卡思微电科技有限公司位于成都高新区。公司核心人员来自于Cadence,Synopsys,Xilinx等国际知名EDA公司和芯片设计公司,具有平均超过15年的全球EDA行业经验,是多项业内知名软件工具的主研或管理者。公司立足于最新的EDA技术,结合本土用户需求,目前已成功推出两款形式验证工具AveMC©自动化验证工具软件及AveCEC©等价验证工具软件,其它多项产品也正在预研中。未来,公司会持续研发后续产品,推出面向整个亚太地区的培训和咨询服务,开发中国/亚洲及北美市场。
相关文章