MIPS 是高度可扩展的 RISC 处理器 IP 的领先开发商,与全球电子设计自动化领导者 Siemens Digital Industries Software 合作,为新 MIPS eVocore P8700 RISC-V 多处理器的客户加快上市时间和软件开发。
ProFPGA 平台,用于基于 P8700 内核的 SoC 的快速原型制作
根据此次合作,MIPS 将使用西门子的 Veloce™ proFPGA 平台展示 MIPS 的高性能知识产权 (IP) 内核,包括最近在 Embedded World 上展示的 MIPS eVocore P8700。 P8700 是业界性能最高、可扩展性最强的 RISC-V 多处理器 IP 之一,已被用于包括自动驾驶和高级驾驶员辅助系统 (ADAS) 在内的应用。
西门子 Veloce proFPGA 平台上的 MIPS CPU 可以让客户在硅前验证他们的终端系统。 客户可以添加他们的自定义逻辑和加速器,并验证他们的片上系统 (SoC) 以获得最佳功能。 此外,西门子的 Veloce proFPGA 平台将使客户软件团队能够完全访问该平台的原型硬件系统、软件工具和调试跟踪挂钩,从而实现早期软件开发和软硬件协同设计。
MIPS 首席执行官 Desi Banatao 表示:“随着越来越多的 SoC 设计人员在他们的未来设计中转向 RISC-V,我们看到人们对我们的 eVocore 处理器越来越感兴趣,因为它们提供了无与伦比的可扩展性水平。我们很高兴与西门子合作,使我们的客户能够受益于我们一流的 eVocore P8700 的所有功能和工具,以及西门子 Veloce proFPGA 平台提供的可扩展容量和灵活性。”
P8700 作为首款具有一致性多线程、多核和多集群可扩展性的乱序 (OoO) 处理器,将 RISC-V 的性能提升到一个新的水平。 MIPS 客户还可以在使用 P8700 的系统中添加他们自己的加速器,同时保持一致性。 P8700 能够支持多达 64 个集群和每个集群 8 个内核以及每个内核 2 个线程,提供高度可扩展的 CPU 解决方案,而 Veloce proFPGA 是帮助他们开始开发的理想平台。
西门子的 Veloce proFPGA 平台可以显着降低 FPGA 桌面原型解决方案的采用障碍。 加上由于其架构创新而可能达到的性能,该解决方案易于部署,工程师现在可以快速可靠地在他们自己的实验室环境中启动。
Veloce proFPGA 平台的灵活性使用户能够在各种类型的工作负载中使用桌面原型,包括板载测试台和与外部硬件(如以太网发生器或 PCI Express 总线)的在线连接。 该平台使 MIPS 能够支持多种配置,从单核、单线程 CPU 到多核、多集群配置。 西门子可扩展且灵活的 SoC 平台有助于缩短客户原型的开发时间,并可通过 MIPS CPU 快速验证其终端系统的概念。
Siemens Digital Industries Software 副总裁兼硬件辅助验证总经理 Jean-Marie Brunet 表示:“SoC 设计日益复杂,需要更多实用的原型制作工具。我们很高兴通过提供功能强大且可扩展的原型设计解决方案来帮助 MIPS 客户和开发人员跟上不断加快的创新步伐,这些解决方案是为他们的用例量身定制的,从 IP 到子系统再到 SoC。”
关于 MIPS
MIPS 是面向高端汽车、计算和通信应用的高度可扩展 RISC 处理器 IP 的领先开发商。 凭借其 35 年来积累的深厚工程专业知识和迄今为止出货的数十亿个基于 MIPS 的芯片,如今,该公司正在加速 RISC-V 创新,以迎接异构处理的新时代。该公司经过验证的解决方案具有独特的可配置性,使半导体公司能够满足严格的性能和功率要求,并使他们的设备脱颖而出。
相关文章