3月29日,由全球领先的技术媒体机构AspenCore主办的2023国际集成电路展览会暨研讨会(IIC Shanghai 2023)同期的EDA/IP与IC设计论坛,邀请了包括Cadence、芯瑞微、Andes、奎芯科技、芯和半导体、思尔芯、 安谋等多家来自EDA工具、IP解决方案等厂商代表作了相关深度分享。其中,安谋科技高级产品经理叶斌作了主题为“新一代’周易‘NPU赋能高算力AI应用”的演讲,介绍了思尔芯的异构验证解决方案如何帮助SoC、ASIC芯片用户去加速SoC的设计和验证。
安谋科技高级产品经理叶斌
随着辅助驾驶、自动驾驶等应用越来越多,对于处理器,特别是AI处理器的要求也越来越高,还有Lada rata等等处理器速度也需要NPU的处理。随着算力需求的增长,如何更好的调动硬件资源并加以利用,成为最关键的,因此实时调度也被提出了更高的要求。
叶斌指出,历经五年的开发和时间沉淀,新一代周易V3架构产品,第一算力是可配置的,从10T到320T的一个等级,会覆盖几大主要市场;第二对于NPU场景引入I-Tiling技术,带宽在特定的网络模型下可节省百分之八九十以上的性能;第三还有压缩的技术,比如权重压缩,节省了系统带宽,使得硬件利用率达到更高;第五针对汽车等很多专用的特定模型,如说语言、视觉应用,该厂商做了很好的优化,较上一代产品有接近10倍的性能提升;第六在诸如手机、PC、平板这类客户端,做了AI降噪的网络,做了专门的优化和提升。另外一点对能效比比较敏感的场景,在7纳米工艺节点可以达到10TOPS每瓦这样的能效比。
除了硬件之外,特别是对NPU处理器来讲,软件是必不可少的,安谋对于各个系列的NPU做到了同一套软件支持,包括工具链和软件站。其中,工具链除了模型编译器之外,还支持调试工作,不光是支持逻辑功能上的调试,还支持精度调试的战略工具。在软件站支持上,可以看到实际部署时,在Runtime这一块,有多种OS的适配功能,这是比较完整和完备的状态。
除了核本身的软件之外,该厂商在SoC层面的异构计算结合NPU、CPU、GPU,支持RMN的异构框架,近两年在TVM这一块有实际的合作伙伴落地,主要是沿用TVM开源社区的前端工作,社区迭代的非常快。另外一块是接入私有的工具链编译器,在这样的框架下做到异构计算。此外,甚至还包括生态和软件开源计划。
该厂商的生态合作伙伴计划主要是依托于IMIP和本土资源的IP产品矩阵,包括周易NPU,以及山海SPU,以及星辰CPU,以及铃珑的ISP和VPU,生态伙伴加入之后,无论是芯片厂商,还是OEM,都在这个范围之内。在生态合作伙伴计划里,大家可以做一些,比如联合宣传、联合营销,以及项目合作,更多的是从NPU这端来看,比如和整机厂、OEM厂商合作,能够有真正落地的项目给到整车厂、整机厂。