特性
- 集成小数N分频PLL的接收混频器
- RF输入频率范围:1000 MHz至3100 MHz
- 内部LO频率范围:1550 MHz至2150 MHz
- 输入P1dB:+12 dBm
- 输入IP3:+29 dBm
- 通过外部引脚优化IP3
- SSB噪声系数:12 dB
- 电压转换增益:6 dB
- 200 Ω IF输出匹配阻抗
- IF 3 dB带宽:500 MHz
- 可通过三线式SPI接口进行编程
- 40引脚6 mm × 6 mm LFCSP封装
可编程分频器由一个Σ-Δ调制器(SDM)进行控制。SDM的模数可以在2至2047范围内编程。
有源混频器可将单端50 Ω RF输入转换为200 Ω差分IF输出。IF输出的工作频率最高可达500 MHz。
ADRF6602采用先进的硅-锗BiCMOS工艺制造,提供40引脚、裸露焊盘、无铅、6 mm × 6 mm LFCSP封装,额定温度范围为−40°C至+85°C。
应用
产品选型指南 1
部分模型 | 产品周期 | 描述 | ||
---|---|---|---|---|
模拟控制可变增益放大器(VGA) 1 |
||||
量产 |
低失真RF/IF差分放大器 |
|||
全差分放大器 2 |
||||
推荐新设计使用 |
2 GHz超低失真差分射频/中频放大器 |
|||
推荐新设计使用 |
2.9 GHz超低失真射频/中频差分放大器 |
|||
数字控制VGA 3 |
||||
量产 |
750 MH z 数字控制式可变增益放大器 |
|||
量产 |
超低失真IF VGA |
|||
过期 |
集成可编程RMS检波器的可级联IF VGA |
иҜ„дј°еҘ—件 1
EVAL-ADRF6602
ADRF6602иҜ„дј°жқҝ