ADF4196数据手册和产品信息

发布时间: 2024-11-11 09:20:22
来源: analog.com
ADF4196 Functional Block Diagram
ADF4196 Pin Configuration Diagram
.
特性
  • 快速建立小数N
    分频PLL结构
  • 单个PLL可取代乒乓式频率合成器
  • 在5 μs内完成整个GSM频段上的跳频,相位建立时间低于20 µs
  • 相位误差:1度rms
    (4 GHz RF输出)
  • 数字可编程输出相位
  • 数字可编程输出相位
  • RF输入范围最高可达6 GHz
  • 三线式串行接口
  • 片内低噪声差分放大器
  • 相位噪声品质因数:–216 dBc/Hz
  • 利用ADIsimPLL可实现环路滤波器设计

.
ADF4196频率合成器可以用来在无线接收机和发射机的上变频和下变频部分实现本振(LO),其结构专门设计用来满足基站的GSM/EDGE锁定时间要求,其快速建立功能则使ADF4196非常适合脉冲多普勒雷达应用。

ADF4196由低噪声数字鉴频鉴相器(PFD)和精密差分电荷泵组成。还有一个差分放大器,用来将电荷泵的差分输出转换为外部电压控制振荡器(VCO)的单端电压。Σ-Δ型小数插值器与N分频器一起使用,能够实现可编程模数小数N分频。此外,4位参考(R)分频器和片内倍频器允许PFD输入端的参考信号(REFIN)频率为可选值。

如果频率合成器与外部环路滤波器和VCO一起使用,则可以实现完整的锁相环(PLL)。开关结构确保PLL能在GSM时隙保护期间内建立,而无需第二PLL及相关的隔离开关。与以前的乒乓式GSM PLL结构相比,这种结构能节省成本,降低复杂度,减小PCB面积,并减少屏蔽和特性测试工作。

应用

  • GSM/EDGE基站
  • PHS基站
  • 脉冲多普勒雷达
  • 仪器仪表和测试设备
  • 波束形成/相控阵系统
.

数据手册 2

用户手册 2

应用笔记 1

评估设计文件 1

. .

ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的 质量和可靠性计划和认证 以了解更多信息。

产品型号 引脚/封装图-中文版 文档 CAD 符号,脚注和 3D模型
ADF4196BCPZ 32-Lead LFCSP (5mm x 5mm w/ EP) external-link
  • HTML
  • Material Declaration external-link
  • HTML
  • Reliablity Data external-link
ADF4196BCPZ-RL7 32-Lead LFCSP (5mm x 5mm w/ EP) external-link
  • HTML
  • Material Declaration external-link
  • HTML
  • Reliablity Data external-link
.

根据型号筛选

reset

重置过滤器

产品型号

产品生命周期

PCN

7月 5, 2022

- 21_0271

Qualification of an Alternate Adhesive Material and Molding Compound for Select LFCSP Packages

12月 9, 2014

- 14_0047

Conversion of 5x5mm body Size LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to Amkor Philippines.

4月 2, 2013

- 12_0063

Conversion of Select Sizes of LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to ASE-Korea.

根据型号筛选

reset

重置过滤器

产品型号

产品生命周期

PCN

7月 5, 2022

- 21_0271

arrow down

Qualification of an Alternate Adhesive Material and Molding Compound for Select LFCSP Packages

12月 9, 2014

- 14_0047

arrow down

Conversion of 5x5mm body Size LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to Amkor Philippines.

4月 2, 2013

- 12_0063

arrow down

Conversion of Select Sizes of LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to ASE-Korea.

.
部分模型 产品周期 描述

I/Q调制器 1

量产

400 MH z 至6 GH z 宽带正交调制器

I/Q解调器 1

推荐新设计使用

400 MH z 至6000 MH z 正交解调器

单/双/三平衡混频器 2

推荐新设计使用

高IP3、10 MH z 至6 GH z 有源混频器

推荐新设计使用

双通道、高IP3、100 MH z ~ 6 GH z 有源混频器

分频器、预分频器和计数器 1

量产

4GH z 至18GH z _4分频预分频器

精密运算放大器 (Vos<1mV且TCVos<2uV/C) 1

量产

单电源、轨到轨输入/输出运算放大器

内部电源开关升压稳压器 1

量产

650 kHz /1.3 MHz升压PWM DC-DC开关转换器,电流限值为2.0 A

正线性稳压器(LDO) 3

不推荐用于新设计

高精度、低IQ、500 MA ANYCAP®可调低压差稳压器

量产

超低噪声、150 mA CMOS线性调节器

量产

超低噪声 200 mA CMOS 线性稳压器

.

评估套件 1

EVAL-ADF4196

ADF4196评估板

.

工具及仿真模型 2

文章来源于: analog.com 原文链接

本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。