LCD驱动程序(二)

2024-07-18  

上节我们主要是对fb_info结构体的配置,对fb_info结构体的配置主要分为一下步骤:

static int lcd_init(void)
{
/* 1. 分配一个fb_info */
s3c_lcd = framebuffer_alloc(0, NULL);

/* 2. 设置 */
/* 2.1 设置固定的参数 */
/* 2.2 设置可变的参数 */
/* 2.3 设置操作函数 */
/* 2.4 其他的设置 */

/* 3. 硬件相关的操作 */
/* 3.1 配置GPIO用于LCD */
/* 3.2 根据LCD手册设置LCD控制器, 比如VCLK的频率等 */
/* 3.3 分配显存(framebuffer), 并把地址告诉LCD控制器 */

/* 4. 注册 */
register_framebuffer(s3c_lcd);

return 0;
}

本次主要讲的是硬件相关的操作:

配置GPIO参考LCD原理图、数据手册

配置LCD控制器需要参考LCD数据手册与LCD控制器相关的寄存器对它进行配置

垂直方向的LCD控制器寄存器配置参考图:

水平方向配置LCD控制器寄存器参考图:

/* 3.1 配置GPIO用于LCD */


gpbcon = ioremap(0x56000010, 8);

gpbdat = gpbcon+1;

gpccon = ioremap(0x56000020, 4);

gpdcon = ioremap(0x56000030, 4);

gpgcon = ioremap(0x56000060, 4);


*gpccon = 0xaaaaaaaa; /* GPIO管脚用于VD[7:0],LCDVF[2:0],VM,VFRAME,VLINE,VCLK,LEND */

*gpdcon = 0xaaaaaaaa; /* GPIO管脚用于VD[23:8] */


*gpbcon &= ~(3); /* GPB0设置为输出引脚 */

*gpbcon |= 1;

*gpbdat &= ~1; /* 输出低电平 */


*gpgcon |= (3<<8); /* GPG4用作LCD_PWREN */


/* 3.2 根据LCD手册设置LCD控制器, 比如VCLK的频率等 */


    lcd_regs = ioremap(0x4D000000, sizeof(struct lcd_regs));


    /* bit[17:8]: VCLK = HCLK / [(CLKVAL+1) x 2], LCD手册P14

     *            10MHz(100ns) = 100MHz / [(CLKVAL+1) x 2]

     *            CLKVAL = 4

     * bit[6:5]: 0b11, TFT LCD

     * bit[4:1]: 0b1100, 16 bpp for TFT

     * bit[0]  : 0 = Disable the video output and the LCD control signal.

     */

    lcd_regs->lcdcon1  = (4<<8) | (3<<5) | (0x0c<<1);


    /* 垂直方向的时间参数

     * bit[31:24]: VBPD, VSYNC之后再过多长时间才能发出第1行数据

     *             LCD手册 T0-T2-T1=4

     *             VBPD=3

     * bit[23:14]: 多少行, 320, 所以LINEVAL=320-1=319

     * bit[13:6] : VFPD, 发出最后一行数据之后,再过多长时间才发出VSYNC

     *             LCD手册T2-T5=322-320=2, 所以VFPD=2-1=1

     * bit[5:0]  : VSPW, VSYNC信号的脉冲宽度, LCD手册T1=1, 所以VSPW=1-1=0

     */

    lcd_regs->lcdcon2  = (3<<24) | (319<<14) | (1<<6) | (0<<0);



    /* 水平方向的时间参数

     * bit[25:19]: HBPD, VSYNC之后再过多长时间才能发出第1行数据

     *             LCD手册 T6-T7-T8=17

     *             HBPD=16

     * bit[18:8]: 多少列, 240, 所以HOZVAL=240-1=239

     * bit[7:0] : HFPD, 发出最后一行里最后一个象素数据之后,再过多长时间才发出HSYNC

     *             LCD手册T8-T11=251-240=11, 所以HFPD=11-1=10

     */

    lcd_regs->lcdcon3 = (16<<19) | (239<<8) | (10<<0);


    /* 水平方向的同步信号

     * bit[7:0]    : HSPW, HSYNC信号的脉冲宽度, LCD手册T7=5, 所以HSPW=5-1=4

     */    

    lcd_regs->lcdcon4 = 4;


    /* 信号的极性 

     * bit[11]: 1=565 format

     * bit[10]: 0 = The video data is fetched at VCLK falling edge

     * bit[9] : 1 = HSYNC信号要反转,即低电平有效 

     * bit[8] : 1 = VSYNC信号要反转,即低电平有效 

     * bit[6] : 0 = VDEN不用反转

     * bit[3] : 0 = PWREN输出0

     * bit[1] : 0 = BSWP

     * bit[0] : 1 = HWSWP 2440手册P413

     */

    lcd_regs->lcdcon5 = (1<<11) | (0<<10) | (1<<9) | (1<<8) | (1<<0);


/* 3.3 分配显存(framebuffer), 并把地址告诉LCD控制器 */


s3c_lcd->screen_base = dma_alloc_writecombine(NULL, s3c_lcd->fix.smem_len, &s3c_lcd->fix.smem_start, GFP_KERNEL);

    

    lcd_regs->lcdsaddr1  = (s3c_lcd->fix.smem_start >> 1) & ~(3<<30);

    lcd_regs->lcdsaddr2  = ((s3c_lcd->fix.smem_start + s3c_lcd->fix.smem_len) >> 1) & 0x1fffff;

    lcd_regs->lcdsaddr3  = (240*16/16);  /* 一行的长度(单位: 2字节) */    

    

    //s3c_lcd->fix.smem_start = xxx;  /* 显存的物理地址 */

    /* 启动LCD */

    lcd_regs->lcdcon1 |= (1<<0); /* 使能LCD本身 */

    *gpbdat |= 1;     /* 输出高电平, 使能背光 */    


文章来源于:电子工程世界    原文链接
本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。