HMC987数据手册和产品信息

发布时间: 2024-11-11 09:21:32
来源: analog.com
HMC987 Functional Block Diagram
.
特性
  • 超低噪底: -166 dBc/Hz(2 GHz)
  • LVPECL、LVDS、CML和CMOS兼容输入
  • 最多8路差分或16路单端LVPECL输出
  • 一路可调功率CML/RF输出
  • 串行或并行控制、硬件芯片使能
  • 关断电流:< 1 uA
  • 32引脚5x5 mm SMT封装25 mm²

.

HMC987LP5E 1:9扇出缓冲器设计用于低噪声时钟分配。 该器件旨在生成上升/下降时间小于100 ps的相对方波输出。 HMC987LP5E具有低偏斜和抖动输出以及快速上升/下降时间,从而可以控制混频器、ADC/DAC或SERDES器件等下游电路的低噪声开关功能。 这些应用中,当时钟网络带宽足够宽并允许方波切换时,噪底尤为重要。 HMC987LP5E的输出以2 GHz驱动,其噪底为-166 dBc/Hz,相当于0.6 asec/rtHz抖动密度,或8 GHz带宽内的50 fs。

输入级可单端或差分驱动,可采用多种信号格式(CML、LVDS、LVPECL或CMOS),以及交流或直流耦合。 输入级同样具有可调输入阻抗。 该器件集成带有可调摆幅/功率电平的8路LVPECL输出和1路CML输出,步进为3 dB。

各输出级可以通过硬件控制引脚或串行端口接口的控制使能或禁用,以便在不需要时节省电能。

应用

  • SONET、光纤通道、GigE时钟分配
  • ADC/DAC时钟分配
  • 低偏斜和抖动时钟或数据扇出
  • 无线/有线通信
  • 电平转换
  • 高性能仪器仪表
  • 医疗成像
  • 单端至差分转换

. . .

ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的 质量和可靠性计划和认证 以了解更多信息。

产品型号 引脚/封装图-中文版 文档 CAD 符号,脚注和 3D模型
HMC987LP5E 32-Lead QFN (5mm x 5mm w/ EP) external-link
  • HTML
  • Material Declaration external-link
  • HTML
  • Reliablity Data external-link
HMC987LP5ETR 32-Lead QFN (5mm x 5mm w/ EP) external-link
  • HTML
  • Material Declaration external-link
  • HTML
  • Reliablity Data external-link
.

根据型号筛选

reset

重置过滤器

产品型号

产品生命周期

PCN

7月 28, 2022

- 22_0023

Product Discontinuance for Select Analog Devices Parts (ADFXXXX, HMCXXX)

HMC987LP5E

最后购买期限

HMC987LP5ETR

最后购买期限

根据型号筛选

reset

重置过滤器

产品型号

产品生命周期

PCN

7月 28, 2022

- 22_0023

arrow down

Product Discontinuance for Select Analog Devices Parts (ADFXXXX, HMCXXX)

HMC987LP5E

最后购买期限

HMC987LP5ETR

最后购买期限

.
部分模型 产品周期 描述

最后购买期限

超低抖动 7.5GHz 11 输出扇出缓冲器系列

推荐新设计使用

高性能、3.2 GHz、14输出扇出缓冲器

推荐新设计使用

2路可选输入、8路LVPECL输出、SiGe时钟扇出缓冲器

.
文章来源于: analog.com 原文链接

本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。