特性
- 低噪声系数:1.7 dB
- 高增益:16 dB
- P1dB输出功率:15 dBm
- 电源电压:7 V (70 mA)
- 输出IP3:27 dBm
- 50 Ω匹配输入/输出
- 裸片尺寸:1.43 mm × 2.9 mm × 0.1 mm
HMC1049是一款GaAs MMIC低噪声放大器(LNA),工作频率范围为0.3 GHz至20 GHz。该LNA提供16 dB的小信号增益、1.7 dB的噪声系数、27 dBm的输出IP3,采用7 V电源时功耗仅为70 mA。16 dBm的P1dB输出功率使LNA可用作许多平衡、I/Q或镜像抑制混频器的本振(LO)驱动器。V DD 可施加于焊盘2(V DD = 7 V)或焊盘4(V DD = 4 V)。焊盘4需要偏置树。HMC1049内部匹配至50 Ω,可轻松集成至多芯片模块(MCM)中。所有数据均利用50 Ω测试电路中的芯片获取,通过长度为0.31 mm (12 mil)、直径0.025 mm (1 mil)的焊线连接。
应用
- 点对点无线电
- 点对多点无线电
- 军事与太空
- 测试仪器仪表
产品选型指南 1
质量文档 1
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的 质量和可靠性计划和认证 以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
HMC1049 | CHIPS OR DIE |
|
|
HMC1049-SX | CHIPS OR DIE |
|
工具及仿真模型 3
文章来源于:analog.com 原文链接
本站所有转载文章系出于传递更多信息之目的,且明确注明来源,不希望被转载的媒体或个人可与我们联系,我们将立即进行删除处理。
相关文章
性能更上一层楼!朗科绝影RGB DDR4-4266内存评测(2022-07-15)
然能在1.35V电压下超频到4600MHz C19。
单论这个成绩,可以花式吊打各类特挑的B-Die、CJR、DJR内存,长鑫颗粒能够做到这样的程度,是我们先前没有想到的。
三星B-Die要达到同样的频率和时序......
创意电子推出5nm HBM3 IP 已通过8.4 Gbps流片验证(2023-09-13)
供应商制定了积极的路线图,将传输率和内存大小从HBM3提高到HBM3E/P,并在HBM4上进一步将信号总线宽度加倍。但是,基本DRAM时序参数没有改变,并且HBM控制器变得越来越复杂,以提高总线利用率。
创意电子的HBM3控制......
存储器测试如何助力国产企业提升行业竞争力?(2024-11-07)
DIMMs并行测试/cell, 1280 DUTs(可灵活配置)
·测试项目:AC_DC test/Logic test/Application test
·编程用户脚本以创建自定义测试模式
·时序参数......
MCU如何在扩展的SDRAM上运行程序?(2023-03-13)
行程序的方法和SDRAM执行程序的性能基准。
SDRAM初始化
SDRAM必须在使用前进行配置,SDRAM初始化分为6个步骤。
配置EMC寄存器的SDRAM时钟频率、字节顺序和时序参数......
ok6410的LCD裸机范例(2024-07-19)
、HFPD、
CLKVAL(在LCD芯片手册中找到初始化时序图,然后找到对应的时序参数)
(2)找到初始化这些时序信号相应的寄存器(在芯片手册中找到相应的寄存器,并对其初始化)
(3......
又一存储标准发布(2024-04-30)
统之间的密切协调来解决数据完整性挑战。
JESD79-5C DDR5提供的其他功能包括将定时参数定义从6800 Mbps扩展至8800 Mbps;与仅支持最多6400个时序参数和最多7200个DRAM核心时序......
Rambus推出6400MT/s DDR5寄存时钟驱动器,进一步提升服务器内存性能(2023-02-22)
第三代6400 MT/s DDR5 RCD的数据传输速率和带宽提高了33%,使数据中心服务器的主内存性能达到了一个新的水平。该产品的延迟和功耗均达到业内领先水平,其经过优化的时序参数将提高RDIMM......
STM32系列微控制器新型存储器扩展技术--FSMC有什么优点?(2024-06-07)
的特性说明(WAITEN、WAITCFG、WAITPOL);
⑥对于该存储芯片的读/写操作,是否采用相同的时序参数来确定时序关系(EXTMOD)。
(3)配置存储器时序参数
FSMC通过使用可编程的存储器时序参数......
STM32与FPGA通信中FSMC操作实例(2024-08-08)
采用同步突发访问方式(BURSTEN);
⑤对于NORFlash(PSRAM),NWAIT信号的特性说明(WAITEN、WAITCFG、WAITPOL);
⑥对于该存储芯片的读/写操作,是否采用相同的时序参数来确定时序......
【STM32H7教程】第49章 STM32H7的FMC总线应用之SDRAM(2023-04-07)
定的延迟。tRCD是SDRAM的一个重要时序参数,广义的tRCD以时钟周期数为单位,比如tRCD=2,就代表延迟周期为两个时钟周期。具体到确切的时间,则要根据时钟频率而定,对于STM32H7驱动......